模拟输入
发布时间:2012/2/19 18:28:42 访问次数:969
模拟输入的阻抗非常高,所以它们消耗的电流非常低。如果施加的电压正常位于VD。或vs。之间的中点,它们消耗的电流会低于数字输入。有时,如果数字输入必须进入低功耗状态,将数字输入配置为模拟输入是合适和可行的。
数字输出AD22057R
对于数字输出引脚,除了流过引脚为外部电路供电的电流之外,引脚不会消耗任何其他电流,请密切注意外部电路,以最大限度减少它们的电流消耗。
在I/O引脚使用高阻抗值上拉电阻
在I/O引脚(如MCLR、I2C信号、开关及电阻分压器)上使用较大上拉电阻时,能有效降低功耗。例如,典型的I2C上拉电阻为4. 7kfl。但是,当I2C要发送数据并将线路下拉为低(低电平)时,对于3. 3V的工作电压,每条总线会消耗大约700 VA的电流。通过将12C上拉电阻增大为lOkfl,可以将该电流减半。其代价就是最大I2C总线速度变低,但是在许多低功耗应用中,这种折中是值得的。在上拉电阻可以增大为非常高阻值(如lOOkQ或lMfl)的情况下,这种技术是特别有用的。
降低器件的工作电压
降低器件的工作电压( VD。)是一种非常有用的降低总功耗的措施。茌运行时,影响功耗的主要因素是时钟速度。在休眠时,最主要的因素是晶体管中的泄漏电流。在较低电压下,切换系统时钟需要的电量较少,晶体管的泄漏电流也较小。
有一点非常重要,就是需要注意降低工作电压是如何降低最大工作频率的。请选择允许应用以最高速度运行的最佳电压。关于器件在给定电压下的最大工作频率,请参见各器件数据手册。
数字输出AD22057R
对于数字输出引脚,除了流过引脚为外部电路供电的电流之外,引脚不会消耗任何其他电流,请密切注意外部电路,以最大限度减少它们的电流消耗。
在I/O引脚使用高阻抗值上拉电阻
在I/O引脚(如MCLR、I2C信号、开关及电阻分压器)上使用较大上拉电阻时,能有效降低功耗。例如,典型的I2C上拉电阻为4. 7kfl。但是,当I2C要发送数据并将线路下拉为低(低电平)时,对于3. 3V的工作电压,每条总线会消耗大约700 VA的电流。通过将12C上拉电阻增大为lOkfl,可以将该电流减半。其代价就是最大I2C总线速度变低,但是在许多低功耗应用中,这种折中是值得的。在上拉电阻可以增大为非常高阻值(如lOOkQ或lMfl)的情况下,这种技术是特别有用的。
降低器件的工作电压
降低器件的工作电压( VD。)是一种非常有用的降低总功耗的措施。茌运行时,影响功耗的主要因素是时钟速度。在休眠时,最主要的因素是晶体管中的泄漏电流。在较低电压下,切换系统时钟需要的电量较少,晶体管的泄漏电流也较小。
有一点非常重要,就是需要注意降低工作电压是如何降低最大工作频率的。请选择允许应用以最高速度运行的最佳电压。关于器件在给定电压下的最大工作频率,请参见各器件数据手册。
模拟输入的阻抗非常高,所以它们消耗的电流非常低。如果施加的电压正常位于VD。或vs。之间的中点,它们消耗的电流会低于数字输入。有时,如果数字输入必须进入低功耗状态,将数字输入配置为模拟输入是合适和可行的。
数字输出AD22057R
对于数字输出引脚,除了流过引脚为外部电路供电的电流之外,引脚不会消耗任何其他电流,请密切注意外部电路,以最大限度减少它们的电流消耗。
在I/O引脚使用高阻抗值上拉电阻
在I/O引脚(如MCLR、I2C信号、开关及电阻分压器)上使用较大上拉电阻时,能有效降低功耗。例如,典型的I2C上拉电阻为4. 7kfl。但是,当I2C要发送数据并将线路下拉为低(低电平)时,对于3. 3V的工作电压,每条总线会消耗大约700 VA的电流。通过将12C上拉电阻增大为lOkfl,可以将该电流减半。其代价就是最大I2C总线速度变低,但是在许多低功耗应用中,这种折中是值得的。在上拉电阻可以增大为非常高阻值(如lOOkQ或lMfl)的情况下,这种技术是特别有用的。
降低器件的工作电压
降低器件的工作电压( VD。)是一种非常有用的降低总功耗的措施。茌运行时,影响功耗的主要因素是时钟速度。在休眠时,最主要的因素是晶体管中的泄漏电流。在较低电压下,切换系统时钟需要的电量较少,晶体管的泄漏电流也较小。
有一点非常重要,就是需要注意降低工作电压是如何降低最大工作频率的。请选择允许应用以最高速度运行的最佳电压。关于器件在给定电压下的最大工作频率,请参见各器件数据手册。
数字输出AD22057R
对于数字输出引脚,除了流过引脚为外部电路供电的电流之外,引脚不会消耗任何其他电流,请密切注意外部电路,以最大限度减少它们的电流消耗。
在I/O引脚使用高阻抗值上拉电阻
在I/O引脚(如MCLR、I2C信号、开关及电阻分压器)上使用较大上拉电阻时,能有效降低功耗。例如,典型的I2C上拉电阻为4. 7kfl。但是,当I2C要发送数据并将线路下拉为低(低电平)时,对于3. 3V的工作电压,每条总线会消耗大约700 VA的电流。通过将12C上拉电阻增大为lOkfl,可以将该电流减半。其代价就是最大I2C总线速度变低,但是在许多低功耗应用中,这种折中是值得的。在上拉电阻可以增大为非常高阻值(如lOOkQ或lMfl)的情况下,这种技术是特别有用的。
降低器件的工作电压
降低器件的工作电压( VD。)是一种非常有用的降低总功耗的措施。茌运行时,影响功耗的主要因素是时钟速度。在休眠时,最主要的因素是晶体管中的泄漏电流。在较低电压下,切换系统时钟需要的电量较少,晶体管的泄漏电流也较小。
有一点非常重要,就是需要注意降低工作电压是如何降低最大工作频率的。请选择允许应用以最高速度运行的最佳电压。关于器件在给定电压下的最大工作频率,请参见各器件数据手册。
上一篇:关闭外部电路/控制占空比
上一篇:使用外部电源为CPU内核供电
热门点击