位置:51电子网 » 技术资料 » 集成电路

多人表决电路设计实验方案

发布时间:2012/2/6 20:28:44 访问次数:4548

实验目的CNW138    

    (1)掌握组合逻辑电路设计的一般过程。
    (2)验证所设计电路的逻辑功能。
实验设备
    本实验需要的实验设备如表2.7.3所列。
实验原理
表2.7.3实验设备
┏━━━━┳━━━━━━━━┳━━━━━━┳━━━━┓
┃  序号  ┃    设备名称    ┃  设备型号  ┃  数量  ┃
┣━━━━╋━━━━━━━━╋━━━━━━╋━━━━┫
┃    1   ┃数字逻辑学习机  ┃            ┃    1台 ┃
┣━━━━╋━━━━━━━━╋━━━━━━╋━━━━┫
┃    2   ┃万用表          ┃            ┃    1台 ┃
┣━━━━╋━━━━━━━━╋━━━━━━╋━━━━┫
┃    3   ┃数字集成块      ┃    74LSOO  ┃    2片 ┃
┣━━━━╋━━━━━━━━╋━━━━━━╋━━━━┫
┃    4   ┃数字集成块      ┃    74LS20  ┃    2片 ┃
┗━━━━┻━━━━━━━━┻━━━━━━┻━━━━┛
  1.组合逻辑电路设计步骤
  组合逻辑电路设计的一般过程是:
  (1)根据任务要求列出逻辑状态表;
  (2)通过逻辑状态表写出逻辑式;
  (3)通过对逻辑式的化简(或对卡诺图的化简),得出最简的逻辑式;
  (4)由最简逻辑式画出逻辑图;
  (5)选择标准器件实现此逻辑式。
  逻辑化简是组合逻辑设计的关键步骤之一。为了使电路结构简单和使用器件较少,往往要求逻辑表达式尽可能简化。由于实际使用时要考虑电路的工作速度和稳定可靠等因素,在较复杂的电路中,还要求逻辑清晰易懂,所以最简设计不一定是最佳的。但一般说来,在保证速度、稳定可靠与逻辑清楚的前提下,尽量使用最少的器件,以降低成本,是对逻辑设计考的基本要求。
    2.与非门集成块74LSOO与74LS20
    74LSOO为4个双输入与非门;74LS20力两个四输入端的与非门,一块芯片中有这样两个独立的与非门,它们的引脚功能和外引线如图2. 7.1所示。

                           
实验内容
实验设计题目:“多人表决电路设计”某项体育比赛A、B、C三个副裁判和一个D主裁判,主裁判的裁定计二票,其他裁判的裁
定计一票,设计一个表决电路,要求在多数票同意得分时电路发出得分信号(≥3票)。
实验步骤
    (1)认真阅读实验设计题目,弄清楚题目的要求。
    (2)按照组合逻辑电路设计的一般步骤,独立拟定实验方案和实验步骤。
    (3)选用设计实验所需元件(限用与非门来实现)。
    (4)按设计搭接电路,进行静态测试,验证逻辑功能(自行设计数据记录表格)。
思考题
    (1)组合逻辑电路设计的一般步骤是什么?
    (2)为什么要求逻辑表达式尽可能简化?
    (3)为什么说最简设计不一定是最佳的?
    (4) 74LSOO与74LS20都是与非门,它们有什么不同?
    (5)本实验均用74LSOO与非门来实现,要用几片74LSOO?

实验目的CNW138    

    (1)掌握组合逻辑电路设计的一般过程。
    (2)验证所设计电路的逻辑功能。
实验设备
    本实验需要的实验设备如表2.7.3所列。
实验原理
表2.7.3实验设备
┏━━━━┳━━━━━━━━┳━━━━━━┳━━━━┓
┃  序号  ┃    设备名称    ┃  设备型号  ┃  数量  ┃
┣━━━━╋━━━━━━━━╋━━━━━━╋━━━━┫
┃    1   ┃数字逻辑学习机  ┃            ┃    1台 ┃
┣━━━━╋━━━━━━━━╋━━━━━━╋━━━━┫
┃    2   ┃万用表          ┃            ┃    1台 ┃
┣━━━━╋━━━━━━━━╋━━━━━━╋━━━━┫
┃    3   ┃数字集成块      ┃    74LSOO  ┃    2片 ┃
┣━━━━╋━━━━━━━━╋━━━━━━╋━━━━┫
┃    4   ┃数字集成块      ┃    74LS20  ┃    2片 ┃
┗━━━━┻━━━━━━━━┻━━━━━━┻━━━━┛
  1.组合逻辑电路设计步骤
  组合逻辑电路设计的一般过程是:
  (1)根据任务要求列出逻辑状态表;
  (2)通过逻辑状态表写出逻辑式;
  (3)通过对逻辑式的化简(或对卡诺图的化简),得出最简的逻辑式;
  (4)由最简逻辑式画出逻辑图;
  (5)选择标准器件实现此逻辑式。
  逻辑化简是组合逻辑设计的关键步骤之一。为了使电路结构简单和使用器件较少,往往要求逻辑表达式尽可能简化。由于实际使用时要考虑电路的工作速度和稳定可靠等因素,在较复杂的电路中,还要求逻辑清晰易懂,所以最简设计不一定是最佳的。但一般说来,在保证速度、稳定可靠与逻辑清楚的前提下,尽量使用最少的器件,以降低成本,是对逻辑设计考的基本要求。
    2.与非门集成块74LSOO与74LS20
    74LSOO为4个双输入与非门;74LS20力两个四输入端的与非门,一块芯片中有这样两个独立的与非门,它们的引脚功能和外引线如图2. 7.1所示。

                           
实验内容
实验设计题目:“多人表决电路设计”某项体育比赛A、B、C三个副裁判和一个D主裁判,主裁判的裁定计二票,其他裁判的裁
定计一票,设计一个表决电路,要求在多数票同意得分时电路发出得分信号(≥3票)。
实验步骤
    (1)认真阅读实验设计题目,弄清楚题目的要求。
    (2)按照组合逻辑电路设计的一般步骤,独立拟定实验方案和实验步骤。
    (3)选用设计实验所需元件(限用与非门来实现)。
    (4)按设计搭接电路,进行静态测试,验证逻辑功能(自行设计数据记录表格)。
思考题
    (1)组合逻辑电路设计的一般步骤是什么?
    (2)为什么要求逻辑表达式尽可能简化?
    (3)为什么说最简设计不一定是最佳的?
    (4) 74LSOO与74LS20都是与非门,它们有什么不同?
    (5)本实验均用74LSOO与非门来实现,要用几片74LSOO?

上一篇:设计条件

上一篇:时序逻辑电路的设计

相关技术资料
2-6多人表决电路设计实验方案

热门点击

 

推荐技术资料

DS2202型示波器试用
    说起数字示波器,普源算是国内的老牌子了,FQP8N60... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!