TMS320F28xx电源设计
发布时间:2009/1/10 0:00:00 访问次数:575
tms320f2812/f2811/f28lo/c2812 /c2811/c2810处理器要求采用双电源(1.8 v或1.9 v和3.3 v)为cpu、flash、rom、adc以及i/o等外设供电。为了保证上电过程中所有模块具有正确的复位状态,要求处理器上电/掉电满足一定的次序要求。
为满足系统上电过程中相关引脚处于确定的状态并简化设计,首先应保证所有模块的3.3v电压(包括vddio、vdd3vfl、vdda1/vdda2/vddaio/avddrefbg)先供电,然后提供1.8 v或1.9v电压。要求在vddio电压达到2.5 v之前,1.8 v或1.9 v(vdd/vdd1)的电压不能超过0.3 v。只有这样才能够保证在上电过程中,所有i/o状态确定后内核才上电,处理器模块上电完成后都处于一个正确的复位状态。上电次序如图1所示。
图1 281x处理器上电/掉电次序时序
掉电过程中,在vdd降低到1.5 v之前,处理器的复位引脚必须插人最小8 μs的低电平。这样有助于在vddio/vdd掉电之前,片上的flash逻辑处于复位状态。因此,电源设计时一般采用ldo的复位输出作为处理器的复位控制信号。供电原理如图2所示。
图2 281x处理器供电原理图
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
tms320f2812/f2811/f28lo/c2812 /c2811/c2810处理器要求采用双电源(1.8 v或1.9 v和3.3 v)为cpu、flash、rom、adc以及i/o等外设供电。为了保证上电过程中所有模块具有正确的复位状态,要求处理器上电/掉电满足一定的次序要求。
为满足系统上电过程中相关引脚处于确定的状态并简化设计,首先应保证所有模块的3.3v电压(包括vddio、vdd3vfl、vdda1/vdda2/vddaio/avddrefbg)先供电,然后提供1.8 v或1.9v电压。要求在vddio电压达到2.5 v之前,1.8 v或1.9 v(vdd/vdd1)的电压不能超过0.3 v。只有这样才能够保证在上电过程中,所有i/o状态确定后内核才上电,处理器模块上电完成后都处于一个正确的复位状态。上电次序如图1所示。
图1 281x处理器上电/掉电次序时序
掉电过程中,在vdd降低到1.5 v之前,处理器的复位引脚必须插人最小8 μs的低电平。这样有助于在vddio/vdd掉电之前,片上的flash逻辑处于复位状态。因此,电源设计时一般采用ldo的复位输出作为处理器的复位控制信号。供电原理如图2所示。
图2 281x处理器供电原理图
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
热门点击
- 3.3V单电源上电次序控制电源分配开关
- DSP中断概述及中断源
- Visual Basic变量类型
- 采用P通道MOSFET管和具有稳定标识的DC
- DSP的系统配置命令文件
- DSP配置头文件
- DSP中断向量表和中断子向量表
- 非均匀采样理论概述
- DSP和音频AD/DA的硬件设计
- TMS320X28xx处理器外设多通道缓冲串
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]