同步SRAM的意义
发布时间:2008/11/21 0:00:00 访问次数:801
同步sram意如字义,是与时钟同步运行的sram。由于地址的提取以及数据的输出全部是与时钟同步,所以没有必要像异步sram那样必须分别考虑基于各种信号的时序,这是其最大的优势。
同步这样的名字容易让人产生误解的是,容易想象成如图所示的、在普通的异步sram外部添加时钟同步电路。这种情况是为了确保地址及数据等的建立/保持时间,以一个时钟单位进行调整。
图 这也是同步sram
事实上,这是与异步sram相同的。从图中就可看出,异步sram比较麻烦的是必须遵守各处的时序规定。如果总线的操作时钟缩短为66mhz(一周期16 ns)及100mhz(一周期10ns),则调整时间本身就是一大技术难点。
同步sram比这种异步sram的同步化又先进了一步,它采用这样的方法,即在第1个时钟中接收地址及数据(写操作时)以及指令类,在第2个时钟以后根据所给予的指示、进而根据所给予的信号的指示进行运行,确保操作以时钟单位进行。例如,如果是读操作,则锁存地址及指令以后,决定在第几个时钟中读出数据。这样,只要存储器以及主机方面都与时钟同步进行操作即可,在设计上也非常简便易行。
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
同步sram意如字义,是与时钟同步运行的sram。由于地址的提取以及数据的输出全部是与时钟同步,所以没有必要像异步sram那样必须分别考虑基于各种信号的时序,这是其最大的优势。
同步这样的名字容易让人产生误解的是,容易想象成如图所示的、在普通的异步sram外部添加时钟同步电路。这种情况是为了确保地址及数据等的建立/保持时间,以一个时钟单位进行调整。
图 这也是同步sram
事实上,这是与异步sram相同的。从图中就可看出,异步sram比较麻烦的是必须遵守各处的时序规定。如果总线的操作时钟缩短为66mhz(一周期16 ns)及100mhz(一周期10ns),则调整时间本身就是一大技术难点。
同步sram比这种异步sram的同步化又先进了一步,它采用这样的方法,即在第1个时钟中接收地址及数据(写操作时)以及指令类,在第2个时钟以后根据所给予的指示、进而根据所给予的信号的指示进行运行,确保操作以时钟单位进行。例如,如果是读操作,则锁存地址及指令以后,决定在第几个时钟中读出数据。这样,只要存储器以及主机方面都与时钟同步进行操作即可,在设计上也非常简便易行。
欢迎转载,信息来源维库电子市场网(www.dzsc.com)