DSP外围电路设计
发布时间:2008/10/28 0:00:00 访问次数:1314
(1)时钟电路 给dsp芯片提供时钟一般有两种方法:—种是利用dsp芯片内部提供的晶振电路,在dsp芯片的xi和xz/clockin之间连接石英晶体可启动内部振荡器,如图1所示。另一种方法是采用外部振荡源,将外部时钟源直接输入x2/clockin引脚,xi悬空。采用封装好的晶体振荡器,芯片内部有pll时钟模块可以倍频或分频外部时钟。由于通常为减小高频晶振影响,所以外部晶振频率取得较低。本设计dsp运行在40mhz频率下,采用10mhz晶振,通过内部倍频到40mhz。
(2)电源及复位电路设计 tms320lf2407a dsp是一种低工耗的dsp,工作电压为3.3v,需要设计专门的电源电路来满足要求。同时,由于芯片的a/d模块属于模拟电路部分,为减少数字电路部分对这部分的干扰,要求提供相隔离的电源电路。
图1 dsp外围时钟电路
对于实际的dsp应用系统,特别是产品化的dsp系统,可靠性是一个不容忽视的问题。实际上dsp系统的时钟频率较高,在运行时极有可能发生干扰和被干扰的现象,严重时系统可能会出现死机现象。为了克服这种情况,除了在软件上做一些保护措施外,硬仵上也必须做相应的处理。硬件上最有效的保护措施就是采用具有监视功能的自动复位电路,自功复位电路除了具有上电复位功能外,还具有监视系统运行并在系统发生故障或死机时再次进行复位的能力。其基本原理就是电路提供一个用于监视系统运行的监视线,当系统正常运行时,应在规定的时间内给监视线提供一个高低电平发生变化的信号,如果在规定的时间内这个信号不发生变化,自动复位电路就认为系统运行不正常,并重新对系统进行复位。
在本设计中,采用tps7333作为电源芯片,电路如图2所示。tps7333除了可以稳定输出3.3v电压外,同时具有复位功能; tps7333复位脚与dsp复位脚相连接,当电源电路出现波动时,其复位脚可以输出200ms的复位信号,保证dsp芯片复位。
图2 按键硬件复位电路和电源电路
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
(1)时钟电路 给dsp芯片提供时钟一般有两种方法:—种是利用dsp芯片内部提供的晶振电路,在dsp芯片的xi和xz/clockin之间连接石英晶体可启动内部振荡器,如图1所示。另一种方法是采用外部振荡源,将外部时钟源直接输入x2/clockin引脚,xi悬空。采用封装好的晶体振荡器,芯片内部有pll时钟模块可以倍频或分频外部时钟。由于通常为减小高频晶振影响,所以外部晶振频率取得较低。本设计dsp运行在40mhz频率下,采用10mhz晶振,通过内部倍频到40mhz。
(2)电源及复位电路设计 tms320lf2407a dsp是一种低工耗的dsp,工作电压为3.3v,需要设计专门的电源电路来满足要求。同时,由于芯片的a/d模块属于模拟电路部分,为减少数字电路部分对这部分的干扰,要求提供相隔离的电源电路。
图1 dsp外围时钟电路
对于实际的dsp应用系统,特别是产品化的dsp系统,可靠性是一个不容忽视的问题。实际上dsp系统的时钟频率较高,在运行时极有可能发生干扰和被干扰的现象,严重时系统可能会出现死机现象。为了克服这种情况,除了在软件上做一些保护措施外,硬仵上也必须做相应的处理。硬件上最有效的保护措施就是采用具有监视功能的自动复位电路,自功复位电路除了具有上电复位功能外,还具有监视系统运行并在系统发生故障或死机时再次进行复位的能力。其基本原理就是电路提供一个用于监视系统运行的监视线,当系统正常运行时,应在规定的时间内给监视线提供一个高低电平发生变化的信号,如果在规定的时间内这个信号不发生变化,自动复位电路就认为系统运行不正常,并重新对系统进行复位。
在本设计中,采用tps7333作为电源芯片,电路如图2所示。tps7333除了可以稳定输出3.3v电压外,同时具有复位功能; tps7333复位脚与dsp复位脚相连接,当电源电路出现波动时,其复位脚可以输出200ms的复位信号,保证dsp芯片复位。
图2 按键硬件复位电路和电源电路
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
上一篇:DSP处理器的选择
热门点击
- TMS320F2812 DSP系统与应用
- DSP外围电路设计
- DSP处理器的选择
- 硬件抗干扰设计
- 无位置传感器控制系统实验结果与结论
- DSP控制系统设计
- DSP外围模块初始化
- 伺服控制系统DSP系统初始化
- DSP外围电路
- 无位置传感器控制系统软件流程
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]