位置:51电子网 » 技术资料 » EDA/PLD

Coo1Runner-Ⅱ器件实现设计范例和实现CPLD的原理图

发布时间:2008/9/19 0:00:00 访问次数:566

  cpld的原理框图如图所示。

  如图 cpld的原理框图

  行扫描线由移位寄存器输出驱动,在时钟ck的驱动下移位寄存器工作,同一时间只有一位行线为“0”。列线全部接有内部上拉,在没有键按下的情况下,列线全为“1”。同时与门输出也为“1”,移位寄存器继续工作;当有键按下时,与门输出为低。禁止移位寄存器操作,直到按键被释放。

  行列编码电路的输出组成键盘的编码输出,输入到处理器。

  此参考设计包括verilog源代码、verilog测试文件和.ucf文件。.ucf文件中有关于内部上拉电阻的应用,以及移位寄存器的实现约束的说明。

  coolrunner-ii是低功耗器件适合于电池供电的设各,如手持电话及pda等。而且它还具有多个电源bank,可以满足电平转换的需要,关于这方面的应用可以参考xilinx相关资料。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  cpld的原理框图如图所示。

  如图 cpld的原理框图

  行扫描线由移位寄存器输出驱动,在时钟ck的驱动下移位寄存器工作,同一时间只有一位行线为“0”。列线全部接有内部上拉,在没有键按下的情况下,列线全为“1”。同时与门输出也为“1”,移位寄存器继续工作;当有键按下时,与门输出为低。禁止移位寄存器操作,直到按键被释放。

  行列编码电路的输出组成键盘的编码输出,输入到处理器。

  此参考设计包括verilog源代码、verilog测试文件和.ucf文件。.ucf文件中有关于内部上拉电阻的应用,以及移位寄存器的实现约束的说明。

  coolrunner-ii是低功耗器件适合于电池供电的设各,如手持电话及pda等。而且它还具有多个电源bank,可以满足电平转换的需要,关于这方面的应用可以参考xilinx相关资料。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!