位置:51电子网 » 技术资料 » EDA/PLD

Xilinx可编程逻辑器件的端接技术

发布时间:2008/9/19 0:00:00 访问次数:568

  xilinx可编程逻辑器件fpga的selectio支持多达⒛种信号接口标准,而每一种标准包括多种驱动电流输出。不同的驱动电流和接口标准,其输出阻抗(内阻)不同,因此需选择相应的匹配电阻。对xilinx器件,推荐采用串行端接技术。

  当选择ttl/cmos标准24 ma驱动电流时,其输出阻抗大致为13ω。若传输线阻抗zo=50ω,那么应该加一个jjω的源端匹配电阻。13ω+jjω=46ω(近似于50ω,稍微有一点欠阻尼有助于信号的建立时间)。

  当选择其他传输标准和驱动电流时,匹配阻抗会有差异。在高速逻辑和电路设计时,对一些关键的信号,如时钟及控制信号等建议一定要加源端匹配电阻,如图1所示为单负载串行端接。

  图1 xilinx器件的单负载串行端

  对于一点到多点的设计,也需分别进行匹配处理,可采用如图2所示的方案。

  图2 xilinx器件的一点对多点串行端接

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  xilinx可编程逻辑器件fpga的selectio支持多达⒛种信号接口标准,而每一种标准包括多种驱动电流输出。不同的驱动电流和接口标准,其输出阻抗(内阻)不同,因此需选择相应的匹配电阻。对xilinx器件,推荐采用串行端接技术。

  当选择ttl/cmos标准24 ma驱动电流时,其输出阻抗大致为13ω。若传输线阻抗zo=50ω,那么应该加一个jjω的源端匹配电阻。13ω+jjω=46ω(近似于50ω,稍微有一点欠阻尼有助于信号的建立时间)。

  当选择其他传输标准和驱动电流时,匹配阻抗会有差异。在高速逻辑和电路设计时,对一些关键的信号,如时钟及控制信号等建议一定要加源端匹配电阻,如图1所示为单负载串行端接。

  图1 xilinx器件的单负载串行端

  对于一点到多点的设计,也需分别进行匹配处理,可采用如图2所示的方案。

  图2 xilinx器件的一点对多点串行端接

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!