位置:51电子网 » 技术资料 » EDA/PLD

CoolRunner-II器件的使用设计工具完成方式

发布时间:2008/9/17 0:00:00 访问次数:401

  在coolrunner-ii器件中,任何一个输入/输出引脚都可以配置成参考电源(vref)的输入引脚,这个特性为产品的设计及升级提供了非常便利的条件。参考电源的输入引脚可以通过设计工具自动完成,也可以采用手动方式实现。
采用设计工具的实现流程如下。
  (1)在ucf文件中,为输入/输出引脚设置属性。
  net <signal name> iostandard = <i/o standard attribute name>;
  例如:
  net data_in iostandard = hstl_i;
  (2)在ucf文件中,锁定输入/输出引脚(这一步也可以暂时不做)。
  net <signal name> loc - <location>;
  (3)实现设计,综合工具将完成适配并进行规则校验。
  (4)如果在上一步没有进行引脚的分配和锁定,必须在这一步完成。
  (5)从.gyd文件中将vrefs复制到ucf文件中。
  实现工具完成适配之后将生成。gyd文件,打开该文件后将类似于以下的内容复制到ucf文件中:
  config vref = p13;
  config vref = p23;
  (6)重新进行设计实现,并校验vref的设置。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  在coolrunner-ii器件中,任何一个输入/输出引脚都可以配置成参考电源(vref)的输入引脚,这个特性为产品的设计及升级提供了非常便利的条件。参考电源的输入引脚可以通过设计工具自动完成,也可以采用手动方式实现。
采用设计工具的实现流程如下。
  (1)在ucf文件中,为输入/输出引脚设置属性。
  net <signal name> iostandard = <i/o standard attribute name>;
  例如:
  net data_in iostandard = hstl_i;
  (2)在ucf文件中,锁定输入/输出引脚(这一步也可以暂时不做)。
  net <signal name> loc - <location>;
  (3)实现设计,综合工具将完成适配并进行规则校验。
  (4)如果在上一步没有进行引脚的分配和锁定,必须在这一步完成。
  (5)从.gyd文件中将vrefs复制到ucf文件中。
  实现工具完成适配之后将生成。gyd文件,打开该文件后将类似于以下的内容复制到ucf文件中:
  config vref = p13;
  config vref = p23;
  (6)重新进行设计实现,并校验vref的设置。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!