位置:51电子网 » 技术资料 » EDA/PLD

Synplicity实施ReadyIP计划,简化FPGA设计中IP获取、评估与使用流程

发布时间:2008/6/5 0:00:00 访问次数:594

  synplicity公司日前宣布实施readyip计划。该计划旨在简化fpga系统设计中ip的获取、评估与使用,其为fpga实施提供了业界首款完整的通用加密设计方案,使用户能通过synplicity业界标准综合环境synplify pro和/或synplify premier解决方案在自己的设计方案中采用并轻松集成不同第三方厂商的ip。

  readyip计划主要包括如下组成部分:支持权限管理的标准ip加密技术,以简化ip评估流程;system designer,一种独立于不同fpga技术的全新ip集成功能,同时也是synplicity综合产品的一部分;“按钮式”因特网接入功能,可直接从synplicity的fpga设计环境访问第三方ip;使用spirit consortium的ip–xact ip封装格式,可混用并匹配于不同来源的ip,包括公司内部ip。

  synplicity还宣布其readyip计划得到了各领先ip厂商的大力支持。arm、cast、gaisler research和tensilica作为这项全新的行业计划的创始成员一直与synplicity展开通力合作。根据这一新的合作计划,将从上述厂商精选通用安全ip,以满足不同fpga产品要求。

  synplicity认为其readyip计划所提供的业界通用的标准设计流程大力推进了采用ip的fpga设计,此举会使用户受益匪浅,原因在于:一、用户在购买前可试用ip;二、使用ip可以提高设计工作效率;三、通过标准化技术来创建自己的可重复利用ip设计实例。

  synplicity的市场营销高级副总裁andy haines指出:“synplicity的readyip计划不仅率先推动ip的广泛采用,而且还使设计人员在购买第三方ip之前能够轻松进行试用。同样重要的是,它还使公司能对自己的ip进行打包,以便在整个公司内部安全分配,从而确保设计方案可以重复使用,并用synplicity的readyip设计流程加以实施。”haines进而指出:“我们很高兴地欢迎arm、cast、gaisler research和tensilica加入该计划,这不仅因为他们是主要的ip供应商,更因为他们是具有前瞻性的公司,能大幅提高设计团队的工作效率。”

  fpga设计人员在设计实现fpga系统时对第三方ip的依赖性越来越高。readyip解决方案使设计人员能在synplicity的fpga综合产品中同时使用第三方厂商以及公司内部开发的ip,并通过synplicity的system designer功能(该解决方案可确保设计人员将ip集成到fpga设计方案内并在选定的fpga上实现)简化ip组装。在synplicity的综合环境中,可通过web浏览器访问ip。利用这种“按钮式”接入功能,用户能将多种ip下载到综合环境中进行评估。

  gary smith eda的首席分析师mary olsson指出:“readyip是一种智能解决方案,使用户能够通过各种不同的fpga器件灵活地实施设计方案,从而最好地满足特定应用要求。此外,用户还能在新一代技术推出时轻松升级他们的设计方案。synplicity凭借基于业界标准且独立于不同fpga厂商(vendor independent)的设计流程,以及与各大ip供应商的通力合作,切实加强了这一全新行业计划的价值体现。”
  arm处理器产品部的执行副总裁(evp)兼总经理graham budd指出:“synplicity的readyip计划的独特之处在于,它使fpga设计人员能方便高效地获得arm cortex-m1浏览器等当前可用的ip选项。我们认为,readyip将不仅能改善设计人员的使用体验,而且还有助于设计人员更加快捷高效地完成设计方案,并在他们选定的任何fpga器件中进行实践。”

  cast的总裁hal barbour指出:“标准化的readyip计划使fpga设计人员能够更方便地获得最需要的ip。我们在15年前就致力于解决高效使用ip核的问题。与synplicity开展合作是一件令人振奋的事,我们将共同帮助设计人员扩展独立于fpga技术的设计领域。”

  tensilica的市场营销与业务开发部副总裁steve roddy指出:“synplicity的readyip计划有助于向fpga设计人员推广ip的使用,从而推动ip市场的整体发展。随着fpga设计规模的扩大和日趋复杂,fpga设计人员将更多地利用ip来提高设计工作的效率。”

  synopsys的服务与ip市场营销高级总监john koeter指出:“synplicity提供了一种保护第三方ip的通用安全方法,在加速业界开发并验证复杂soc方面发挥了重要作用。利用readyip计划,asic和soc设计人员现在能方便地开展fpga原型设计。”

  readyip流程不仅支持spirit consortium的ip-xact业界标准ip集成与配置规范,而且还支持synplicity的openip加密方法,使ip供应商能安全地为潜在的客户及现有客户提供ip。synplicity已经将这一加密技术捐赠给了ieee,标准化工作现已通过ieee p1735工作组正式启动。

  关于synplicity

  synplicity有限公司(纳斯达克上市代号:synp)是创新软件解决方案领域的顶级供应商,可进行可编程逻辑组件(fpga、pld和cpld)迅速有效的设计,广泛应用于通信、军事/航空、消费类产品、半导体、电脑以及其它电子系统市场。synplicity有限公司提供的工具拥有出色的性能、优惠的成本以及加速上市时间等特点,能够简化、提高fpga、

  synplicity公司日前宣布实施readyip计划。该计划旨在简化fpga系统设计中ip的获取、评估与使用,其为fpga实施提供了业界首款完整的通用加密设计方案,使用户能通过synplicity业界标准综合环境synplify pro和/或synplify premier解决方案在自己的设计方案中采用并轻松集成不同第三方厂商的ip。

  readyip计划主要包括如下组成部分:支持权限管理的标准ip加密技术,以简化ip评估流程;system designer,一种独立于不同fpga技术的全新ip集成功能,同时也是synplicity综合产品的一部分;“按钮式”因特网接入功能,可直接从synplicity的fpga设计环境访问第三方ip;使用spirit consortium的ip–xact ip封装格式,可混用并匹配于不同来源的ip,包括公司内部ip。

  synplicity还宣布其readyip计划得到了各领先ip厂商的大力支持。arm、cast、gaisler research和tensilica作为这项全新的行业计划的创始成员一直与synplicity展开通力合作。根据这一新的合作计划,将从上述厂商精选通用安全ip,以满足不同fpga产品要求。

  synplicity认为其readyip计划所提供的业界通用的标准设计流程大力推进了采用ip的fpga设计,此举会使用户受益匪浅,原因在于:一、用户在购买前可试用ip;二、使用ip可以提高设计工作效率;三、通过标准化技术来创建自己的可重复利用ip设计实例。

  synplicity的市场营销高级副总裁andy haines指出:“synplicity的readyip计划不仅率先推动ip的广泛采用,而且还使设计人员在购买第三方ip之前能够轻松进行试用。同样重要的是,它还使公司能对自己的ip进行打包,以便在整个公司内部安全分配,从而确保设计方案可以重复使用,并用synplicity的readyip设计流程加以实施。”haines进而指出:“我们很高兴地欢迎arm、cast、gaisler research和tensilica加入该计划,这不仅因为他们是主要的ip供应商,更因为他们是具有前瞻性的公司,能大幅提高设计团队的工作效率。”

  fpga设计人员在设计实现fpga系统时对第三方ip的依赖性越来越高。readyip解决方案使设计人员能在synplicity的fpga综合产品中同时使用第三方厂商以及公司内部开发的ip,并通过synplicity的system designer功能(该解决方案可确保设计人员将ip集成到fpga设计方案内并在选定的fpga上实现)简化ip组装。在synplicity的综合环境中,可通过web浏览器访问ip。利用这种“按钮式”接入功能,用户能将多种ip下载到综合环境中进行评估。

  gary smith eda的首席分析师mary olsson指出:“readyip是一种智能解决方案,使用户能够通过各种不同的fpga器件灵活地实施设计方案,从而最好地满足特定应用要求。此外,用户还能在新一代技术推出时轻松升级他们的设计方案。synplicity凭借基于业界标准且独立于不同fpga厂商(vendor independent)的设计流程,以及与各大ip供应商的通力合作,切实加强了这一全新行业计划的价值体现。”
  arm处理器产品部的执行副总裁(evp)兼总经理graham budd指出:“synplicity的readyip计划的独特之处在于,它使fpga设计人员能方便高效地获得arm cortex-m1浏览器等当前可用的ip选项。我们认为,readyip将不仅能改善设计人员的使用体验,而且还有助于设计人员更加快捷高效地完成设计方案,并在他们选定的任何fpga器件中进行实践。”

  cast的总裁hal barbour指出:“标准化的readyip计划使fpga设计人员能够更方便地获得最需要的ip。我们在15年前就致力于解决高效使用ip核的问题。与synplicity开展合作是一件令人振奋的事,我们将共同帮助设计人员扩展独立于fpga技术的设计领域。”

  tensilica的市场营销与业务开发部副总裁steve roddy指出:“synplicity的readyip计划有助于向fpga设计人员推广ip的使用,从而推动ip市场的整体发展。随着fpga设计规模的扩大和日趋复杂,fpga设计人员将更多地利用ip来提高设计工作的效率。”

  synopsys的服务与ip市场营销高级总监john koeter指出:“synplicity提供了一种保护第三方ip的通用安全方法,在加速业界开发并验证复杂soc方面发挥了重要作用。利用readyip计划,asic和soc设计人员现在能方便地开展fpga原型设计。”

  readyip流程不仅支持spirit consortium的ip-xact业界标准ip集成与配置规范,而且还支持synplicity的openip加密方法,使ip供应商能安全地为潜在的客户及现有客户提供ip。synplicity已经将这一加密技术捐赠给了ieee,标准化工作现已通过ieee p1735工作组正式启动。

  关于synplicity

  synplicity有限公司(纳斯达克上市代号:synp)是创新软件解决方案领域的顶级供应商,可进行可编程逻辑组件(fpga、pld和cpld)迅速有效的设计,广泛应用于通信、军事/航空、消费类产品、半导体、电脑以及其它电子系统市场。synplicity有限公司提供的工具拥有出色的性能、优惠的成本以及加速上市时间等特点,能够简化、提高fpga、

相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!