一种适于低压高频DC-DC的自举BiCMOS驱动电路
发布时间:2008/6/3 0:00:00 访问次数:623
关键词:低电压;dc-dc;自举升压;驱动电路
引言
目前dc-dc转换器设计技术发展主要趋势有:(1)高频化技术:随着开关频率的提高,开关变换器的体积也随之减小,功率密度也得到大幅提升,动态响应得到改善。小功率dc-dc转换器的开关频率将上升到兆赫级;(2)低输出电压技术:随着半导体制造技术的不断发展,微处理器和便携式电子设备的工作电压越来越低,这就要求未来的dc-dc变换器能够提供低输出电压以适应微处理器和便携式电子设备的要求。
这些技术的发展对电源芯片电路的设计提出了更高的要求。首先,随着开关频率的不断提高,对于开关元件的性能提出了更高的要求,同时必须具有相应的开关元件驱动电路以保证开关元件在高达兆赫级的开关频率下正常工作。其次,对于电池供电的便携式电子设备来说,电路的工作电压较低(以锂电池为例,工作电压2.5~3.6v),因此电源芯片的工作电压较低。
mos管具有很低的导通电阻,消耗能量较低,在目前流行的高效dc-dc芯片中多采用mos管作为功率开关。但是由于mos管的寄生电容大,一般情况下nmos开关管的栅极电容高达几十pf。这对于设计高频dc-dc转换器开关管驱动电路提出了更高的要求。
在低电压ulsi设计中有多种cmos、bicmos采用自举升压结构的逻辑电路和作为大容性负载的驱动电路。这些电路能够在低于1v电压供电条件下正常工作,并且能够在负载电容为1~2pf的条件下工作频率达到几十m甚至上百mhz。本文正是采用了自举升压电路,设计了一种具有大负载电容驱动能力的,适合于低电压、高开关频率升压型dc-dc转换器的驱动电路。电路基于三星ahp615 bicmos工艺设计并经过hspice仿真验证,在供电电压为1.5v、负载电容为60pf时,工作频率能够达到5mhz以上。
自举升压电路
自举升压电路的原理图如图1所示。所谓自举升压原理就是,在输入端in输入一个方波信号,利用电容cboot将a点电压抬升至高于vdd的电平,这样就可以在b端输出一个与输入信号反相,且高电平高于vdd的方波信号。
而实际上,b点电位与负载电容和电容cboot的大小有关,可以根据设计需要调整。具体关系将在后面介绍电路设计时详细讨论。在 图2中给出了输入端in电位与a、b两点电位关系的示意图。
驱动电路结构
图3是驱动电路的原理图。驱动电路采用totem输出结构设计,上拉驱动管为nmos管n4、晶体管q1和pmos管p5,下拉驱动管为nmos管n5。图3中cl为负载电容,cpar为b点的寄生电容。虚线框内的电路为自举升压电路。
本驱动电路的设计思想是,利用自举升压结构将上拉驱动管n4的栅极(b点)电位抬升,使得ub>vdd+vth,则nmos管n4工作在线性区,使得vdsn4 大大减小,最终可以实现驱动输出高电平达到vdd。而在输出低电平时,下拉驱动管本身就工作在线性区,可以保证输出低电平位gnd。因此无需增加自举电路也能达到设计要求。
考虑到此驱动电路应用于升压型dc-dc转换器的开关管驱动,负载电容cl很大,一般能达到几十pf,因此还需要进一步增加输出电流能力。所以增加了晶体管q1作为上拉驱动管。这样在输入端由高电平变为低电平时,q1导通,由n4、q1同时提供电流,out端电位迅速上升,当out端电位上升到vdd-vbe时,q1截止,n4继续提供电流对负载电容充电,直到out端电压达到vdd。
在out端为高电平期间,a点电位会由于电容cboot上的电荷泄漏等原因而下降。这会使得b点电位下降,n4的导通性下降。同时由于同样的原因,out端电位也会有所下降。使输出高电平不能保持在vdd。为了防止这种现象的出现,又增加了pmos管p5作为上拉驱动管,用来补充out端cl的泄漏电荷,维持out端在整个导通周期内为高电平。
设计中需要注意的问题及
仿真结果
电容cboot的大小的确定
cboot的最小值可以按照以下方法确定。在预充电周期内,电容cboot 上的电荷为vddcboot 。在a点寄生电容(计为ca)上的电荷为vddca。因此在预充电周期内,a点的总电荷为:
(1)
b点电位为gnd,因此在b点的寄生电容cpar上的电荷为0。
在自举升压周期,为了使out端电压达到vdd,b点电位最低为vb=vdd+vthn。因此在b点的寄生电容cpar上的电荷为:
(2)
忽略mos管p4源漏两端电压,此时cboot上的电荷为vthncboot ,a点寄生电容ca的电荷为(vdd+vthn)ca。a点的总电荷为:
(3)
同时根据电荷守恒又有:
(4)
综合式(1)~(4)可得:
(5)
从式(5)中可以看出,cboot随输入电压变小而变大,并且随b点电压vb变大而变大。而b点电压直接影响n4的导通电阻,也就影响驱动电路的上升时间。因此在实际设计时,cboot的取值要大于式(5)的计算结果,这样可以提高b点电压,降低n4导通电阻,减小驱动电路的上升时间。<
关键词:低电压;dc-dc;自举升压;驱动电路
引言
目前dc-dc转换器设计技术发展主要趋势有:(1)高频化技术:随着开关频率的提高,开关变换器的体积也随之减小,功率密度也得到大幅提升,动态响应得到改善。小功率dc-dc转换器的开关频率将上升到兆赫级;(2)低输出电压技术:随着半导体制造技术的不断发展,微处理器和便携式电子设备的工作电压越来越低,这就要求未来的dc-dc变换器能够提供低输出电压以适应微处理器和便携式电子设备的要求。
这些技术的发展对电源芯片电路的设计提出了更高的要求。首先,随着开关频率的不断提高,对于开关元件的性能提出了更高的要求,同时必须具有相应的开关元件驱动电路以保证开关元件在高达兆赫级的开关频率下正常工作。其次,对于电池供电的便携式电子设备来说,电路的工作电压较低(以锂电池为例,工作电压2.5~3.6v),因此电源芯片的工作电压较低。
mos管具有很低的导通电阻,消耗能量较低,在目前流行的高效dc-dc芯片中多采用mos管作为功率开关。但是由于mos管的寄生电容大,一般情况下nmos开关管的栅极电容高达几十pf。这对于设计高频dc-dc转换器开关管驱动电路提出了更高的要求。
在低电压ulsi设计中有多种cmos、bicmos采用自举升压结构的逻辑电路和作为大容性负载的驱动电路。这些电路能够在低于1v电压供电条件下正常工作,并且能够在负载电容为1~2pf的条件下工作频率达到几十m甚至上百mhz。本文正是采用了自举升压电路,设计了一种具有大负载电容驱动能力的,适合于低电压、高开关频率升压型dc-dc转换器的驱动电路。电路基于三星ahp615 bicmos工艺设计并经过hspice仿真验证,在供电电压为1.5v、负载电容为60pf时,工作频率能够达到5mhz以上。
自举升压电路
自举升压电路的原理图如图1所示。所谓自举升压原理就是,在输入端in输入一个方波信号,利用电容cboot将a点电压抬升至高于vdd的电平,这样就可以在b端输出一个与输入信号反相,且高电平高于vdd的方波信号。
而实际上,b点电位与负载电容和电容cboot的大小有关,可以根据设计需要调整。具体关系将在后面介绍电路设计时详细讨论。在 图2中给出了输入端in电位与a、b两点电位关系的示意图。
驱动电路结构
图3是驱动电路的原理图。驱动电路采用totem输出结构设计,上拉驱动管为nmos管n4、晶体管q1和pmos管p5,下拉驱动管为nmos管n5。图3中cl为负载电容,cpar为b点的寄生电容。虚线框内的电路为自举升压电路。
本驱动电路的设计思想是,利用自举升压结构将上拉驱动管n4的栅极(b点)电位抬升,使得ub>vdd+vth,则nmos管n4工作在线性区,使得vdsn4 大大减小,最终可以实现驱动输出高电平达到vdd。而在输出低电平时,下拉驱动管本身就工作在线性区,可以保证输出低电平位gnd。因此无需增加自举电路也能达到设计要求。
考虑到此驱动电路应用于升压型dc-dc转换器的开关管驱动,负载电容cl很大,一般能达到几十pf,因此还需要进一步增加输出电流能力。所以增加了晶体管q1作为上拉驱动管。这样在输入端由高电平变为低电平时,q1导通,由n4、q1同时提供电流,out端电位迅速上升,当out端电位上升到vdd-vbe时,q1截止,n4继续提供电流对负载电容充电,直到out端电压达到vdd。
在out端为高电平期间,a点电位会由于电容cboot上的电荷泄漏等原因而下降。这会使得b点电位下降,n4的导通性下降。同时由于同样的原因,out端电位也会有所下降。使输出高电平不能保持在vdd。为了防止这种现象的出现,又增加了pmos管p5作为上拉驱动管,用来补充out端cl的泄漏电荷,维持out端在整个导通周期内为高电平。
设计中需要注意的问题及
仿真结果
电容cboot的大小的确定
cboot的最小值可以按照以下方法确定。在预充电周期内,电容cboot 上的电荷为vddcboot 。在a点寄生电容(计为ca)上的电荷为vddca。因此在预充电周期内,a点的总电荷为:
(1)
b点电位为gnd,因此在b点的寄生电容cpar上的电荷为0。
在自举升压周期,为了使out端电压达到vdd,b点电位最低为vb=vdd+vthn。因此在b点的寄生电容cpar上的电荷为:
(2)
忽略mos管p4源漏两端电压,此时cboot上的电荷为vthncboot ,a点寄生电容ca的电荷为(vdd+vthn)ca。a点的总电荷为:
(3)
同时根据电荷守恒又有:
(4)
综合式(1)~(4)可得:
(5)
从式(5)中可以看出,cboot随输入电压变小而变大,并且随b点电压vb变大而变大。而b点电压直接影响n4的导通电阻,也就影响驱动电路的上升时间。因此在实际设计时,cboot的取值要大于式(5)的计算结果,这样可以提高b点电压,降低n4导通电阻,减小驱动电路的上升时间。<