AD7714的工作原理及其应用
发布时间:2008/6/3 0:00:00 访问次数:827
摘要:对ad7714的工作原理进行了深入剖析,并介绍了其校准模式和使用方法,最后给出了它与 at89c52的接口和关键的程序流程图。 | |||||||||||||||||||||||||||||||||||
关键词:ad7714;校准;接口 | |||||||||||||||||||||||||||||||||||
中图分类号:tn43 文献标识码:b 文章编号:1003-353x(2002)03-0056-04 | |||||||||||||||||||||||||||||||||||
1引 言 | |||||||||||||||||||||||||||||||||||
ad7714是适用于低频测量应用的完整模拟前端。器件直接从传感器接受低电平信号并输出串行数字。它使用和 -差(σ-δ)转换技术以实现高达24位的无误码性能。输入信号加至专有的基于模拟调制器、具有可编程增益的前端。调制器的输出由片内数字滤波器处理 [1]。通过片内控制寄存器可对此数字滤波器的第一个凹口编程,允许调整滤波器的截止频率和稳定时间。ad7714具有3个差分模拟输入(它也可以配置为5个准差分模拟输入)以及差分基准输入,可以对多达5个通道的系统实现信号调理和转换。 | |||||||||||||||||||||||||||||||||||
2引脚定义及功能 | |||||||||||||||||||||||||||||||||||
dip封装的ad7714如图1。各引脚定义如下: | |||||||||||||||||||||||||||||||||||
图1 ad7714的封装及其引脚 | |||||||||||||||||||||||||||||||||||
引脚1 sclk:串行时钟。逻辑输入端,外部串行时钟加 至此端以存取来自ad7714的串行数据。 | |||||||||||||||||||||||||||||||||||
引脚2 mclkin:器件的主时钟信号。可以用晶振或外部 时钟提供。器件规定的时钟输入频率为1mhz和2.4576mhz。 | |||||||||||||||||||||||||||||||||||
引脚3 mclkout:配合mclkin使用,当器件的主时钟是晶振时,晶振跨接在mclkin 和mclkout引脚之间。 | |||||||||||||||||||||||||||||||||||
引脚4 pol:时钟极性,逻辑输入端。它决定了在与微控制器之间传送数据时,串行时钟应闲置为高电平还是低电平。pol为低,闲置为低,pol为高,闲置为高。 | |||||||||||||||||||||||||||||||||||
引脚5 sync:逻辑输入端 ,当使用多个ad7714时,它用于数字滤波器和模拟调制器的同步。一般单个使用时都接高电平。 | |||||||||||||||||||||||||||||||||||
引脚6 reset:逻辑输入端,低电平有效输入,它把器件的控制逻辑、接口逻辑、数字滤波器以及模拟调制复位到上电状态。 | |||||||||||||||||||||||||||||||||||
引脚7(8) ain1(ain2):可编程模拟输入通道1(2)。与ain6一起用时作为准差分输入端;与ain2(ain1)一起用时作为差分输入对的正(负)输入端。 | |||||||||||||||||||||||||||||||||||
引脚9(10) ain3(ain4):可编程模拟输入通道3(4)。与ain6一起用时作为准差分输入端;与ain4(ain3)一起用时作为差分输入对的正(负)输入端。 | |||||||||||||||||||||||||||||||||||
引脚16 ain5:可编程模拟输入通道5。与ain6一起用时作为差分输入对的正输入端。 | |||||||||||||||||||||||||||||||||||
引脚17 ain6:模拟输入通道6。它是准差分模式下ain1到ain4的基准点;与ain5一起用时作为差分输入对的负输入端。 | |||||||||||||||||||||||||||||||||||
引脚11 standby:把此引脚置为低电平将关断模拟和数字电路,电流消耗减至5 ma(典型值)。 | |||||||||||||||||||||||||||||||||||
引脚13 buffer:逻辑输入端。低电平时avdd线中流过的电流减至270 ma;高电平时使输入端有较高的源阻抗。 | |||||||||||||||||||||||||||||||||||
引脚14 refin(-):差分基准输入的负输入端,只要refin(+)大于refin(-)的条件下,则refin(-)可位于avdd和agnd之间的任何值。 | |||||||||||||||||||||||||||||||||||
引脚15 refin(+):差分基准输入的正输入端,在refin(+)必须大于refin(-)的条件下,基准输入是差分的。refin(+)可位于av dd和agnd之间的任何值。 | |||||||||||||||||||||||||||||||||||
引脚19 cs:片选逻辑输入端,低电平有效。 | |||||||||||||||||||||||||||||||||||
引脚20 drdy:逻辑输出端。它是ad7714的数据寄存器有新的数字可供使用的标志。 | |||||||||||||||||||||||||||||||||||
引脚21 dout:ad7714的串行数据输出端。通过它输出片内寄存器信息以及模拟转换后的数据。 | |||||||||||||||||||||||||||||||||||
引脚22 din:ad7714的串行数据输入端。通过它将串行数据输入片内寄存器(数据寄存器除外)。 | |||||||||||||||||||||||||||||||||||
引脚12 avdd:为模拟正电源电压。 | |||||||||||||||||||||||||||||||||||
引脚18 agnd:模拟电路的地基准点。 | |||||||||||||||||||||||||||||||||||
引脚23 dvdd:数字正电源电压。 | |||||||||||||||||||||||||||||||||||
引脚24 dgnd:数字电路的地基准点。 | |||||||||||||||||||||||||||||||||||
3ad7714的片内寄存器剖析 | |||||||||||||||||||||||||||||||||||
ad7714包含8个片内寄存器,它们可以通过器件的串行口访问。 | |||||||||||||||||||||||||||||||||||
3.1通信寄存器 | |||||||||||||||||||||||||||||||||||
它控制通道的选择。在上电和复位之后,器 件等待对其通信寄存器的写操作。写至寄存器的数据
|