位置:51电子网 » 技术资料 » 接口电路

高带宽I/O总线解决方案支持新一代嵌入式系统

发布时间:2008/6/3 0:00:00 访问次数:589

微处理器的性能每18个月便提高一倍,而i/o总线体系结构的性能每3年才可提高一倍。这样,i/o瓶颈就妨碍了处理器与内存子系统领域的革新,进而限制了整体系统性能。

除了复杂化的处理器系统设计,系统还连接了众多传统总线 包括 isa、vl-bus、agp、lpc、pci-32/33和pci-x以支持品种繁多的设备。这样就增加了系统的复杂性, 再加上总线仲裁和网桥逻辑活动设备,最终性能才能达到标准要求。许多传统总线需要连接芯片包的信号针脚正在日益增加。这些增加的针脚需要额外的电源与接地针脚才能提供足够的电流回路。额外电源会产生增加的热量,最终导致系统设备崩溃。

复杂 3d 图形处理、高速联网、无线通信,以及软件应用程序对于带宽日益增长的需求将使当今本已过荷的 pci 总线不堪重负。此外,诸如 mp3 音频、v.90 调制解调器、usb、1394 和 10/100 以太网界面功能的增加也在竞相耗用剩余带宽。总而言之,这些带宽需求都大大超出了 pci 总线的能力。


使用综合 i/o 总线解决方案可实现高性能


hypertransport 链路是集成电路间的一种高速度、高性能的点对点连接,可为嵌入式应用提供高性能链路,并可支持多处理系统实现高度扩展。hypertransport 提供的通用总线类型可降低系统内的总线数目。其可扩展的体系结构使当前使用的诸如 pci、pci-x 和 agp 等 i/o 总线体系结构的总线业务吞吐量大大增加。

hypertransport 能够提供高性能嵌入式应用(例如,组网和通信)所需的较高数据速率, 32位宽链路支持的最高总带宽为每秒 12.8 千兆字节。hypertransport 使 pc、服务器、网络和通信设备中部署的芯片能够以快于当前技术允许的速度范围彼此沟通,从而使多处理系统可实现高度扩展。

例如,pci 以 133 mb/s 的速率传输数据;pci-x 以 1 gb/s 的速率传输数据;infiniband 以1.25gb/s 到 4gb/s 间的速率传输数据。hypertransport 的 12.8 gb/sec 的数据传输速率比 pci 64/66 mhz 的传输速率快 50 倍,比 pci-x 的传输速率快 12 倍,比 4 通道infiniband 解决方案的传输速率快 10 倍。hypertransport 是 infiniband 和 1gb/10gb 以太网解决方案的补充技术,为系统内的这些高带宽设备提供了一种现成的解决方案。


200-800mhz 的高速可扩展解决方案


灵活的 hypertransport i/o 总线体系结构是一种适用于嵌入式系统的综合解决方案。时钟速率范围介于 200 mhz 与 800 mhz 之间,每个时钟周期传输 2 位。2、4、8、16 和 32 位的标准总线宽带允许为每个特定应用定制 i/o 总线特性,并且不对称总线带宽可支持上流和下流带宽要求。hypertransport 提供的宽泛总线带宽与速度选项可满足当前和未来嵌入式系统的电源、性能和成本要求。对于需要高速、低延迟时间和可扩展性的任何应用(包括联网、电信、计算机与高性能嵌入式应用)来说,该技术可大大增强其性能。(见图 1)

hypertransport 编程模式可与现有模式兼容,仅需对现有操作系统和驱动程序软件进行微小的改动。hypertransport 可使系统设计人员能够通过交换技术开发出极为复杂且性能卓越的可扩展联网拓扑结构,同时也可维护和提高现有传统 pci 基础设施的可扩展性和性能。
hypertransport 对 pci 和诸如 infiniband 和 3gio 标准等新兴技术进行了补充。

多年来 pci 总线一直被视为通用插座,hypertransport 与 pci 软件的后向兼容使开发人员可以保留 pci 兼容驱动程序软件,同时也可利用 hypertransport支持的性能优势。hypertransport 能够作为 pci 66/64 和基于 pci-x 的系统的中间总线,使网络设备制造商仅做微小的体系结构改动即可扩展端口数目及其系统带宽。此外,hypertransport 的可扩展网络结构也可满足未来设备转换需要。


灵活的 i/o 体系结构


hypertransport 基于两条点到点单向链路,该链路由数据通路、控制信号和时钟信号构成。每个数据通路都可为 2 到 32 位宽。命令、地址可与数据共享数据通路。链路由数据通路、控制信号和一个或多个时钟信号组成。基于 hypertransport 技术的完整系统由带有 hypertransport 端口的处理器、输入链路与输出链路,以及连接到 hypertransport 总线的任意 i/o 通道组成。

hypertransport 体系结构分为五层,其结构与开放式系统互连 (osi) 参考模式类似。物理层包括数据、控制和时钟线路;数据链路层包括初始化和配置序列、周期循环冗余检查 (crc)、断开连接/重新连接序列、流量控制与错误管理信息包,以及其他信息包的二字节帧;协议层包括命令、命令运行的虚拟通道以及控制命令流量的排序规则;传输层使用协议层提供的元素执行读与写等操作;会话层包括协商与电源管理状态变化、中断,以及系统管理活动有关的规则。

hypertransport 技术中所用的信号传输技术是一种低压差分信号 (lvds) 形式,这种形式需要的针脚与线数较少。使用较少的针脚数可使小型产品的成本较低,同时也简化了板的设

微处理器的性能每18个月便提高一倍,而i/o总线体系结构的性能每3年才可提高一倍。这样,i/o瓶颈就妨碍了处理器与内存子系统领域的革新,进而限制了整体系统性能。

除了复杂化的处理器系统设计,系统还连接了众多传统总线 包括 isa、vl-bus、agp、lpc、pci-32/33和pci-x以支持品种繁多的设备。这样就增加了系统的复杂性, 再加上总线仲裁和网桥逻辑活动设备,最终性能才能达到标准要求。许多传统总线需要连接芯片包的信号针脚正在日益增加。这些增加的针脚需要额外的电源与接地针脚才能提供足够的电流回路。额外电源会产生增加的热量,最终导致系统设备崩溃。

复杂 3d 图形处理、高速联网、无线通信,以及软件应用程序对于带宽日益增长的需求将使当今本已过荷的 pci 总线不堪重负。此外,诸如 mp3 音频、v.90 调制解调器、usb、1394 和 10/100 以太网界面功能的增加也在竞相耗用剩余带宽。总而言之,这些带宽需求都大大超出了 pci 总线的能力。


使用综合 i/o 总线解决方案可实现高性能


hypertransport 链路是集成电路间的一种高速度、高性能的点对点连接,可为嵌入式应用提供高性能链路,并可支持多处理系统实现高度扩展。hypertransport 提供的通用总线类型可降低系统内的总线数目。其可扩展的体系结构使当前使用的诸如 pci、pci-x 和 agp 等 i/o 总线体系结构的总线业务吞吐量大大增加。

hypertransport 能够提供高性能嵌入式应用(例如,组网和通信)所需的较高数据速率, 32位宽链路支持的最高总带宽为每秒 12.8 千兆字节。hypertransport 使 pc、服务器、网络和通信设备中部署的芯片能够以快于当前技术允许的速度范围彼此沟通,从而使多处理系统可实现高度扩展。

例如,pci 以 133 mb/s 的速率传输数据;pci-x 以 1 gb/s 的速率传输数据;infiniband 以1.25gb/s 到 4gb/s 间的速率传输数据。hypertransport 的 12.8 gb/sec 的数据传输速率比 pci 64/66 mhz 的传输速率快 50 倍,比 pci-x 的传输速率快 12 倍,比 4 通道infiniband 解决方案的传输速率快 10 倍。hypertransport 是 infiniband 和 1gb/10gb 以太网解决方案的补充技术,为系统内的这些高带宽设备提供了一种现成的解决方案。


200-800mhz 的高速可扩展解决方案


灵活的 hypertransport i/o 总线体系结构是一种适用于嵌入式系统的综合解决方案。时钟速率范围介于 200 mhz 与 800 mhz 之间,每个时钟周期传输 2 位。2、4、8、16 和 32 位的标准总线宽带允许为每个特定应用定制 i/o 总线特性,并且不对称总线带宽可支持上流和下流带宽要求。hypertransport 提供的宽泛总线带宽与速度选项可满足当前和未来嵌入式系统的电源、性能和成本要求。对于需要高速、低延迟时间和可扩展性的任何应用(包括联网、电信、计算机与高性能嵌入式应用)来说,该技术可大大增强其性能。(见图 1)

hypertransport 编程模式可与现有模式兼容,仅需对现有操作系统和驱动程序软件进行微小的改动。hypertransport 可使系统设计人员能够通过交换技术开发出极为复杂且性能卓越的可扩展联网拓扑结构,同时也可维护和提高现有传统 pci 基础设施的可扩展性和性能。
hypertransport 对 pci 和诸如 infiniband 和 3gio 标准等新兴技术进行了补充。

多年来 pci 总线一直被视为通用插座,hypertransport 与 pci 软件的后向兼容使开发人员可以保留 pci 兼容驱动程序软件,同时也可利用 hypertransport支持的性能优势。hypertransport 能够作为 pci 66/64 和基于 pci-x 的系统的中间总线,使网络设备制造商仅做微小的体系结构改动即可扩展端口数目及其系统带宽。此外,hypertransport 的可扩展网络结构也可满足未来设备转换需要。


灵活的 i/o 体系结构


hypertransport 基于两条点到点单向链路,该链路由数据通路、控制信号和时钟信号构成。每个数据通路都可为 2 到 32 位宽。命令、地址可与数据共享数据通路。链路由数据通路、控制信号和一个或多个时钟信号组成。基于 hypertransport 技术的完整系统由带有 hypertransport 端口的处理器、输入链路与输出链路,以及连接到 hypertransport 总线的任意 i/o 通道组成。

hypertransport 体系结构分为五层,其结构与开放式系统互连 (osi) 参考模式类似。物理层包括数据、控制和时钟线路;数据链路层包括初始化和配置序列、周期循环冗余检查 (crc)、断开连接/重新连接序列、流量控制与错误管理信息包,以及其他信息包的二字节帧;协议层包括命令、命令运行的虚拟通道以及控制命令流量的排序规则;传输层使用协议层提供的元素执行读与写等操作;会话层包括协商与电源管理状态变化、中断,以及系统管理活动有关的规则。

hypertransport 技术中所用的信号传输技术是一种低压差分信号 (lvds) 形式,这种形式需要的针脚与线数较少。使用较少的针脚数可使小型产品的成本较低,同时也简化了板的设
相关IC型号

热门点击

 

推荐技术资料

耳机放大器
    为了在听音乐时不影响家人,我萌生了做一台耳机放大器的想... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!