Si/SiGe/Si HBT直流特性的可靠性
发布时间:2008/5/28 0:00:00 访问次数:381
崔福现1,张万荣2 | |||||||
(1.中国电子科技集团公司十三所,河北 石家庄 050051;2.北京工业大学,北京 100022) | |||||||
摘要:对单台面sige hbt在e-b结反偏应力下直流特性的可靠性进行了研究。研究结果表明,随应力时间的增加,开启电压增加,直流电流增益下降,特别是在低e-b正偏电压时下降明显;而交流电流增益退化缓慢。 关键词:异质结双极晶体管;台面;可靠性 中图分类号:tn32 文献标识码:a文章编号:1671-4776(2003)10-0017-03
在过去的十几年里,sige基区hbt取得了快速进展,许多小组在从事sige基区hbt的研究工作,他们采用了不同的器件结构,如单台面hbt,双台面hbt,双多晶硅晶体管,而且基区浓度高于传统晶体管。所报道的材料生长方法也不同,比如mbe,lpr,uhv cvd,rtcvd等。 近年来有大量的相关器件和电路研制结果报道[1],但有关器件可靠性的报道却很少[1~4]。尤其是在bicmos电路中(例如flash adcs,comparators and opamps),因为栅极是由周期性输入的逻辑信号来推动,所以eb结也就周期性地处于反偏状态,使发射结会受到热载流子效应的影响,因此器件在eb结反偏下的可靠性成为人们关心的问题之一;在可靠性测试中,人们经常用发射结反偏配置应力来考察器件的可靠性,大部分sige/si hbt结构中的sige层大于平衡厚度,器件工作时材料中的缺陷是否会扩散从而导致器件失效也是人们担心的一个问题。 本文研究了eb结反偏应力对mbe生长的单台面sige基区hbt可靠性的影响。 2实验 本工作中的hbt采用了单台面结构。图1是它的剖面结构图。si/sige/si层(15%的ge)结构是用商用分子束外延设备生长的,生长在重掺杂n+(100)衬底上。基区厚度为60 nm,基区浓度为1019/cm3,发射区浓度为2×1017/cm3。外延生长后,首先刻蚀出基区台面,确定了器件有源区面积,放上掩模为下一步光刻作准备。接着,b/bf2双离子注入实现顶端到sige基区的连接。然后,刻蚀出另一台面用于集电区电极接触,浅as注入(30 kev,1×1015 cm-2)用于形成发射极和集电极金属欧姆接触所需的高掺杂层。在400 ℃下淀积低温二氧化硅500 nm用于器件钝化。之后,在高纯n2下,800 ℃,20 s快速热退火激活离子注入杂质。最后打开欧姆接触孔,淀积金属,形成e,b,c电极,在h2下合金,完成器件制作。 hp6625a dc电源提供6 v反偏电压,加在发射结上,集电结开路。应力周期性地撤除,用hp6625a直流电源,hp6031a直流电源,hp3457a万用表完成一系列的测试,实验测试系统如图2所示。用上述测试系统得到gummel图,icvce输出特性曲线、bc和eb pn结正反向特性曲线。所有的应力和测量是在室温下进行的。所得的结果为直流电流增益(hfe=ic/ib),交流电流增益(β=δic/δib),eb和bc结击穿电压(bveb0,bvcb0)。 3实验结果与讨论 本实验共用22只sige hbt。反偏应力对sige hbt的典型影响如图3所示,图中给出了应力前后gummel图的变化情况。可以看出加应力后开启电压增加了,这是由于eb结电阻增加导致的,如图4所示,类似的现象在si bjt中也存在[5~6]。随应力时间的增加,对给定的vbe,ic和ib都减少,所观察的现象与shafi等人的结果一致。他们的单台面sige hbt是用cvd方法生长的,把基极电流的改善归于eb结耗尽层中缺陷的减少,应力“退火”使部分缺陷消失[3]。电应力对sige hbt电流增益的影响如图5所示,电流增益的退化依赖于偏压,最大的hfe退化发生在低偏压区,随应力时间的增加,退化的hfe曲线的峰值右移。然而,交流电流增益β(=δic/δib)却退化得很小,如图6所示。图7显示了器件eb结反向特性曲线。可以看出,在现代同质结器件中,通常所观察到的带带遂穿现象(即在中等偏压下泄漏电流)在sige hbt中不存在。这是因为发射区掺杂浓度较低,e
|