ADSPTigerSHARC芯片TS101S及其应用
发布时间:2007/4/23 0:00:00 访问次数:519
|
您现在的位置:下载 ,136.84K | SP4422 的货源和报价 SP4422 的相关技术信息 | 其他型号 | 北京德天恒业科技发展有限公司联系人:销售部 电话:010-51665864 | 东腾电子联系人:杨武彬 电话:0755-82814324/83643605 | 香港泽琛科技有限公司联系人:李小姐 电话:0755-83633323/83633313/83633343/83655115 | 北京益宝欣科技有限公司联系人:郭小姐/孙先生/沈小姐/马先生 电话:010-82673417/62553671/62554607/62576651 | |||
>>更多供应商 |
ADSP Tiger SHARC芯片TS101S及其应用
摘要:ADSP Tiger SHARC系列中的TS101S是AD公司最新推出的高性能定/浮点数字信号处理器。文章利用FBLMS算法在输入信号为高度相关性时仍然具有较好的收敛速度这一特点,进而通过FBLMS算法在TS101S上实现了自适应滤波,并在EZ-KIT开发板上测试通过,同时验证了该算法抑制同频窄带信号对雷达干扰的有效性。
关键词:ADSP Tiser SHARC;FBLMS;窄带干扰;TS101S
1 引言
利用数字信号处理器(DSP)来进行模拟信号的处理同时具有很大的优越性,其主要表现有精度高,灵活性大,可靠性好等方面。它不但可以广泛应用于通信系统、图形/图像处理、雷达声纳、医学信号处理等实时信号处理领域。而且随着人们对实时信号处理要求的不断提高和大规模集成电路技术的迅速发展,数字信号处理器也发生着日新月异的变革。就AD公司而言,继16-bit定点ADSP21xx和32-bit浮点ADSP21xxx系列之后,日前又推出了ADSP Tiger SHARC系列的新型器件。这种Tiger SHARC系列器件是基于AD2106x的下一代高性能芯片,其内部集成有更大容量的RAM,它可以在单周期内执行4条指令,且可以很方便地实现多片并行处理系统的扩展,这些新添的特性更增加了高速实时信号处理的可行性。本文将介绍该系列中的TS101S芯片,以及利用该芯片实现FBLMSFrequency-domain Block LMS算法的自适应预测滤波的设计方法。此外,笔者还在EZ-KIT开发板上测试通过并验证了该算法抑制同频窄带信号对雷达干扰的有效性。
2 TS101S系统器件的结构性能
2 TS101S系统器件的结构性能
2.1 结构特点
TS101S的系统结构逻辑框图如图1所示。TS101S依旧采用超级哈佛结构(SHARC),并运用流水线技术,目前可以达到8级流水线(3级取指5级执行),其结构特点如下:
●具有特殊的指令集和较长的指令字,一个指令字可以同时控制芯片内多个功能单元的操作;
<
|
您现在的位置:下载 ,136.84K | SP4422 的货源和报价 SP4422 的相关技术信息 | 其他型号 | 北京德天恒业科技发展有限公司联系人:销售部 电话:010-51665864 | 东腾电子联系人:杨武彬 电话:0755-82814324/83643605 | 香港泽琛科技有限公司联系人:李小姐 电话:0755-83633323/83633313/83633343/83655115 | 北京益宝欣科技有限公司联系人:郭小姐/孙先生/沈小姐/马先生 电话:010-82673417/62553671/62554607/62576651 | |||
>>更多供应商 |
ADSP Tiger SHARC芯片TS101S及其应用
摘要:ADSP Tiger SHARC系列中的TS101S是AD公司最新推出的高性能定/浮点数字信号处理器。文章利用FBLMS算法在输入信号为高度相关性时仍然具有较好的收敛速度这一特点,进而通过FBLMS算法在TS101S上实现了自适应滤波,并在EZ-KIT开发板上测试通过,同时验证了该算法抑制同频窄带信号对雷达干扰的有效性。
关键词:ADSP Tiser SHARC;FBLMS;窄带干扰;TS101S
1 引言
利用数字信号处理器(DSP)来进行模拟信号的处理同时具有很大的优越性,其主要表现有精度高,灵活性大,可靠性好等方面。它不但可以广泛应用于通信系统、图形/图像处理、雷达声纳、医学信号处理等实时信号处理领域。而且随着人们对实时信号处理要求的不断提高和大规模集成电路技术的迅速发展,数字信号处理器也发生着日新月异的变革。就AD公司而言,继16-bit定点ADSP21xx和32-bit浮点ADSP21xxx系列之后,日前又推出了ADSP Tiger SHARC系列的新型器件。这种Tiger SHARC系列器件是基于AD2106x的下一代高性能芯片,其内部集成有更大容量的RAM,它可以在单周期内执行4条指令,且可以很方便地实现多片并行处理系统的扩展,这些新添的特性更增加了高速实时信号处理的可行性。本文将介绍该系列中的TS101S芯片,以及利用该芯片实现FBLMSFrequency-domain Block LMS算法的自适应预测滤波的设计方法。此外,笔者还在EZ-KIT开发板上测试通过并验证了该算法抑制同频窄带信号对雷达干扰的有效性。
2 TS101S系统器件的结构性能
2 TS101S系统器件的结构性能
2.1 结构特点
TS101S的系统结构逻辑框图如图1所示。TS101S依旧采用超级哈佛结构(SHARC),并运用流水线技术,目前可以达到8级流水线(3级取指5级执行),其结构特点如下:
●具有特殊的指令集和较长的指令字,一个指令字可以同时控制芯片内多个功能单元的操作;
<