位置:51电子网 » 技术资料 » 接口电路

SYNPLICITY为 HAPS ASIC 原型设计系统增添新成员HAPS-51

发布时间:2008/5/28 0:00:00 访问次数:355

  synplicity宣布又为 haps (high-performance asic prototyping system) 产品系列增添新成员 haps-51。haps-51采用业界最大的fpga 阵列 xilinx virtex?-5 lx330 和板上存储器,加快了 asic 验证的速度。先前的 haps 系统在存储器存取方面采用子板,而最新的 haps-51 则采用位于板上并靠近 fpga 器件的存储器。因此,haps-51 系统提供了一种低成本、高性能的原型设计解决方案,能显著缩短当前极具挑战性的 soc 设计的开发时间。haps 系统是 synplicity 功能强大的 confirma 全速 asic/assp验证平台的核心。

  haps-51 系统采用模块化的可延伸架构,提供了专为满足 soc 设计人员和软件开发人员需求而设计的多种有效功能与特性。与所有 haps 系统一样,haps-51 也采用hapstrak 标准,这是一系列有助于确保前后代 haps 主板间及子板间进行互连与扩展的引脚布局和机械特性标准。fpga 与板上 ddr2 存储器模块紧密相连,可实现灵活高速的存储器存取,这使 haps-51 成为适合所有 soc 设计的一款支持嵌入式处理器和较大软件内容的独特验证平台。与所有 haps-50 系统一样,haps-51 也采用可编程时钟发生器,支持高级监控和自检测特性以及远程配置与设置功能。此外,多块功能板可以叠加或互联,以支持几乎任何尺寸的asic、assp 或 soc 设计。

详情请访问:http://www.synplicity.com。





  synplicity宣布又为 haps (high-performance asic prototyping system) 产品系列增添新成员 haps-51。haps-51采用业界最大的fpga 阵列 xilinx virtex?-5 lx330 和板上存储器,加快了 asic 验证的速度。先前的 haps 系统在存储器存取方面采用子板,而最新的 haps-51 则采用位于板上并靠近 fpga 器件的存储器。因此,haps-51 系统提供了一种低成本、高性能的原型设计解决方案,能显著缩短当前极具挑战性的 soc 设计的开发时间。haps 系统是 synplicity 功能强大的 confirma 全速 asic/assp验证平台的核心。

  haps-51 系统采用模块化的可延伸架构,提供了专为满足 soc 设计人员和软件开发人员需求而设计的多种有效功能与特性。与所有 haps 系统一样,haps-51 也采用hapstrak 标准,这是一系列有助于确保前后代 haps 主板间及子板间进行互连与扩展的引脚布局和机械特性标准。fpga 与板上 ddr2 存储器模块紧密相连,可实现灵活高速的存储器存取,这使 haps-51 成为适合所有 soc 设计的一款支持嵌入式处理器和较大软件内容的独特验证平台。与所有 haps-50 系统一样,haps-51 也采用可编程时钟发生器,支持高级监控和自检测特性以及远程配置与设置功能。此外,多块功能板可以叠加或互联,以支持几乎任何尺寸的asic、assp 或 soc 设计。

详情请访问:http://www.synplicity.com。





相关IC型号

热门点击

 

推荐技术资料

耳机放大器
    为了在听音乐时不影响家人,我萌生了做一台耳机放大器的想... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!