位置:51电子网 » 技术资料 » 单 片 机

用单片机实现通用存贮器IC卡的读写

发布时间:2008/5/28 0:00:00 访问次数:580

本文对at24系列存贮器和at89系列单片机的特征及总线状态作为介绍,并以at24c01与at89c2051为例详细描述了通用存贮器ic卡的工作原理及用单片机对其进行读写操作的基本电路连接和软件编程方法。

通用存贮器ic卡是由通用存贮器芯片封装而成的,由于它的结构和功能简单,生产成本低,使用方便,因此在各领域都得到了广泛的应用。目前用于ic卡的通用存贮器芯片多为e2prom,其常用的协议主要有两线串行连接协议(i2c)和三线串行链接协议,其中比较常用的是atmel公司生产的at24系列芯片。以该系列中的at24c01为例,它具有1k的存贮容量,适用于2v~5v的低电压/标准电压的操作,具有低功耗和高可靠性等优点。而at89c2051虽是atmel公司89系列单片机的低档型,但它具有2k的flash
rom(可重编闪速存贮器)、128×8位内部ram及全静态操作方式,同样也具有低功耗和较强的功能。下面以at24c2051为例,对通用存贮器ic卡的工作原理及基本电路连线作一介绍,该线路简单,使用灵活,能可靠地对通用存贮器ic卡进行读写。
2 硬件特性
2.1 at24系列存贮器的特性
at24系列存贮器芯片采用cmos工艺制造,内置有高压泵,可在单电压供电条件下工作。其标准封装为8脚dip封装形式,各引脚的功能说明如下:
scl:串行时钟。在该脚的上升沿时,系统将数据输入到每个eeprom器件,在下降沿时输出。
sda:串行数据。该引脚为开漏极驱动,可双向传送数据。
a0、a1、a2:器件/页面寻址。为器件地址输入端。在at24c01/02中,该引脚被硬连接。
vcc:一般输入+5v的工作电压。
图1是符合iso7816-2标准的ic卡的触点图。对于at24系列通用存贮器ic卡来说,通常只需使用四个触点。at24c01的内部组态为128个8位字节,而对随机字寻址则需要一个7位地址。
2.2 总线状态及时序
a24c01的scl及sda两总线可通过一个电阻上拉为高电平,sda上的数据仅在scl为低电平时周期才能改变。当scl为高电平时,sda的改变表示“开始”和“停止”状态。此时,所有地址和数据字都以8位串行码方式输入输出eeprom。
开始状态:scl为高电平时,sda由高电平转入低电平。该命令必须在其它命令前执行。
停止状态:scl为高电平时,sda由低电平转入高电平。该命令可终止所有通讯。
确认:相同总线上的设备在收到数据后,以置sda为低电平的方式对其进行确认。
2.3 器件寻址
at24系列eeprom在开始状态后需紧接一个8位器件地址,以进行应读写操作。设备寻址码的高4位为1、0、1、0,对于at24c01/02,寻址码高4位后面的三位是器件寻址码,与它们的硬连线管脚相对应。最低应是读写选择位,置0时可激发读操作。
具体的格式如下:
1010a2a1a0r/w

2.4 at89c2051芯片
at89c2051是mcs-51产品的兼容型,它具有2k的flash
rom、128字节rom,15根i/o引线、两个16位定时/计数器、一个五向量两级中断结构、一个全双工串行口、一个精密模拟比较器以及片内振荡电路和时钟电路。它的p1口和p3口是双向i/o口,其中p1.2~p1.7、p3.0~p3.5和p3.7带有内部上拉电阻。在at89c2051用作输入端时,将首先向引脚写“1”而使内部mos管截止以便引脚处于悬浮状态,从而可获得高阻抗输入。
图2为通用存贮器ic卡的基本电路连接图。
3 读写操作软件
当系统采用6mhz晶体振荡器时所定义的i/o口线及器件地址如下:
scl bit p1.7
sda bit p1.6
devicead_w data 10100000b ;写卡器件地址
devicead_r data 10100001b ;读卡器件地址
3.1 开始条件(start_ic)
在开始条件下,当scl为高电平时,sda由高转为低。程序如下:
start_ic:clr scl;scl低电平时才允许sda更改
nop ;加入空指令延时以确保信号可靠
nop
setb sda
nop
nop
setb scl
nop
nop
clr sda
nop
nop
clr scl
nop
ret
3.2 停止条件(stop_c)
在停止条件下,当scl为高电平时,sda由低转为高。程序如下:
stop_ic:clr scl
nop
nop
clr sda
nop
nop
setb scl
nop
nop
setb sda
nop
nop
clr scl
nop
nop
clr sda
ret
3.3 确认信号(ack_ic)
在接收方应答下,每收到一字节后便将sda电平拉低,程序如下:
ack_ic:clr scl
nop
nop
clr sda
nop
nop
seib scl
nop
nop
clr scl
nop
setb sda
nop
ret
3.4 写一字节数据到ic卡(wr_byte)
在下列程序中,参数a表示源数据,r5表示字节位数。
wr_byte:mov r5,#08 ;一字节8位数据
clr scl
nop
nop
wr_byte1:rlc a ;带进位位左移,a.8->c
mov sda,c ;scl低电平时改变sda上的数据
nop
setb scl ;拉高scl把数据发送出去
nop
nop
clr scl
nop
nop
djnz r5,wr_byte1;依次

本文对at24系列存贮器和at89系列单片机的特征及总线状态作为介绍,并以at24c01与at89c2051为例详细描述了通用存贮器ic卡的工作原理及用单片机对其进行读写操作的基本电路连接和软件编程方法。

通用存贮器ic卡是由通用存贮器芯片封装而成的,由于它的结构和功能简单,生产成本低,使用方便,因此在各领域都得到了广泛的应用。目前用于ic卡的通用存贮器芯片多为e2prom,其常用的协议主要有两线串行连接协议(i2c)和三线串行链接协议,其中比较常用的是atmel公司生产的at24系列芯片。以该系列中的at24c01为例,它具有1k的存贮容量,适用于2v~5v的低电压/标准电压的操作,具有低功耗和高可靠性等优点。而at89c2051虽是atmel公司89系列单片机的低档型,但它具有2k的flash
rom(可重编闪速存贮器)、128×8位内部ram及全静态操作方式,同样也具有低功耗和较强的功能。下面以at24c2051为例,对通用存贮器ic卡的工作原理及基本电路连线作一介绍,该线路简单,使用灵活,能可靠地对通用存贮器ic卡进行读写。
2 硬件特性
2.1 at24系列存贮器的特性
at24系列存贮器芯片采用cmos工艺制造,内置有高压泵,可在单电压供电条件下工作。其标准封装为8脚dip封装形式,各引脚的功能说明如下:
scl:串行时钟。在该脚的上升沿时,系统将数据输入到每个eeprom器件,在下降沿时输出。
sda:串行数据。该引脚为开漏极驱动,可双向传送数据。
a0、a1、a2:器件/页面寻址。为器件地址输入端。在at24c01/02中,该引脚被硬连接。
vcc:一般输入+5v的工作电压。
图1是符合iso7816-2标准的ic卡的触点图。对于at24系列通用存贮器ic卡来说,通常只需使用四个触点。at24c01的内部组态为128个8位字节,而对随机字寻址则需要一个7位地址。
2.2 总线状态及时序
a24c01的scl及sda两总线可通过一个电阻上拉为高电平,sda上的数据仅在scl为低电平时周期才能改变。当scl为高电平时,sda的改变表示“开始”和“停止”状态。此时,所有地址和数据字都以8位串行码方式输入输出eeprom。
开始状态:scl为高电平时,sda由高电平转入低电平。该命令必须在其它命令前执行。
停止状态:scl为高电平时,sda由低电平转入高电平。该命令可终止所有通讯。
确认:相同总线上的设备在收到数据后,以置sda为低电平的方式对其进行确认。
2.3 器件寻址
at24系列eeprom在开始状态后需紧接一个8位器件地址,以进行应读写操作。设备寻址码的高4位为1、0、1、0,对于at24c01/02,寻址码高4位后面的三位是器件寻址码,与它们的硬连线管脚相对应。最低应是读写选择位,置0时可激发读操作。
具体的格式如下:
1010a2a1a0r/w

2.4 at89c2051芯片
at89c2051是mcs-51产品的兼容型,它具有2k的flash
rom、128字节rom,15根i/o引线、两个16位定时/计数器、一个五向量两级中断结构、一个全双工串行口、一个精密模拟比较器以及片内振荡电路和时钟电路。它的p1口和p3口是双向i/o口,其中p1.2~p1.7、p3.0~p3.5和p3.7带有内部上拉电阻。在at89c2051用作输入端时,将首先向引脚写“1”而使内部mos管截止以便引脚处于悬浮状态,从而可获得高阻抗输入。
图2为通用存贮器ic卡的基本电路连接图。
3 读写操作软件
当系统采用6mhz晶体振荡器时所定义的i/o口线及器件地址如下:
scl bit p1.7
sda bit p1.6
devicead_w data 10100000b ;写卡器件地址
devicead_r data 10100001b ;读卡器件地址
3.1 开始条件(start_ic)
在开始条件下,当scl为高电平时,sda由高转为低。程序如下:
start_ic:clr scl;scl低电平时才允许sda更改
nop ;加入空指令延时以确保信号可靠
nop
setb sda
nop
nop
setb scl
nop
nop
clr sda
nop
nop
clr scl
nop
ret
3.2 停止条件(stop_c)
在停止条件下,当scl为高电平时,sda由低转为高。程序如下:
stop_ic:clr scl
nop
nop
clr sda
nop
nop
setb scl
nop
nop
setb sda
nop
nop
clr scl
nop
nop
clr sda
ret
3.3 确认信号(ack_ic)
在接收方应答下,每收到一字节后便将sda电平拉低,程序如下:
ack_ic:clr scl
nop
nop
clr sda
nop
nop
seib scl
nop
nop
clr scl
nop
setb sda
nop
ret
3.4 写一字节数据到ic卡(wr_byte)
在下列程序中,参数a表示源数据,r5表示字节位数。
wr_byte:mov r5,#08 ;一字节8位数据
clr scl
nop
nop
wr_byte1:rlc a ;带进位位左移,a.8->c
mov sda,c ;scl低电平时改变sda上的数据
nop
setb scl ;拉高scl把数据发送出去
nop
nop
clr scl
nop
nop
djnz r5,wr_byte1;依次
相关IC型号

热门点击

 

推荐技术资料

硬盘式MP3播放器终级改
    一次偶然的机会我结识了NE0 2511,那是一个远方的... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!