摘 要:本文介绍了sip和soc的定义、优缺点和相互关系。sip是当前最先进的ic封装,mcp和scsp是实现sip最有前途的方法。同时还介绍了mcp和scsp的最新发展动态。
关键词:系统级封装,系统级芯片,多芯片封装,叠层芯片尺寸封装 中图分类号:tn305.94文献标识码:a文章编号:1681-1070(2005)08-09-04
1 前言 随着用户对电子系统或电子整机的要求日益高涨,电子系统或电子整机正在朝多功能、高性能、小型化、轻型化、便携化、高速度、低功耗和高可靠方向发展。尤其要求消费类电子整机走出家门,如音响系统已变成walkman、pc已转变为笔记本电脑、固定电话已转变为手机、电视机正在转变为电视手机等。由此可见,多功能和便携式将成为电子系统和电子整机的重头研发课题。为此,要求用于多功能、便携式电子整机的ic必须多功能和微型化,目前ic是通过如下两条途径来满足这个要求的。一是soc(system-on-a-chip),即系统级芯片,在一个芯片上集成数字电路、模拟电路、rf、存储器和接口电路等多种电路,以实现图像处理、语音处理、通讯功能和数据处理等多种功能。[1][8]二是sip(system-in-a-package),即系统级封装,在一个封装中组合多种ic芯片和多种电子元器件(如分立元器件和埋置元器件),以实现与soc同等的多种功能。2003年底推出的itrs2003把sip称为第4次封装革命,它是移动、无线应用推动下的革命性突破。[2]其他3次封装革命为dip、smt和bga。业界对sip赋予的评价,称sip是soc的替代技术,sip具有更高的系统集成度,如台联电、索尼和英飞凌等公司高层领导认为,采用soc不合算,sip更为实际可行。sip和soc的关系是:sip涵盖soc,soc简化sip。目前soc雷声大、雨点小,由于soc需要全新的系统设计理念、硬软件协同设计、低功耗设计、设计复用(ip)核和设计验证等,所以soc存在投资大、成本高、上市慢和风险大等问题。 itrs2003共有16章,其中第14章为组装和封装,它对2004年和以后几年封装业的需求和发展作了深入的分析。[2]首先,组装和封装对ic的影响进一步被业界认同,它是影响ic工作频率、功耗、复杂度、可靠性和成本的重要因素;其次,半导体技术、封装技术和系统技术之间的技术界线越来越模糊,如可编程系统级芯片(sopc)厂商为了能让客户在其器件交付之前开发和验证他们的器件,通常要求在第一个样品交付前4~6个月的时间,整个器件的封装就必须确定下来,包括引脚、电气和热性能等,这便于早期对电路板进行时限设计和验证、信号完整性分析和功率换算等;第三,封装设计师必须与芯片和系统设计师密切合作,协同设计,将集成电路要求和产品要求转换成封装指标。在协同设计期间,设计师可对产品进行高层次权衡,并确定产品体系结构、焊点/焊接块位置和焊球图。杰尔系统公司已采用一整套办法来实施集成电路和封装协同设计。 2 sip的优点及其实现途径 通常高密度内存和模拟器件往往难以完全集成在soc中,而sip却能将它们整合在一起,所以sip是soc的一种很好补充,它与soc相比具有如下优点:(1)可采用市售的商用电子元器件,降低产品制造成本;(2)上市周期短,风险小;(3)可采用混合组装技术安装各类ic和各类无源元件,这些元器件间可采用wb(引线键合)、fcb(倒装焊)和tab(载带自动焊)互连;(4)可采用混合设计技术,为客户带来灵活性;(5)封装内的元器件向垂直方向发展,可互相堆叠,极大地提高了封装密度,节省封装基板面积;(6)"埋置型无源元件"可集成到各类基板中,可避免大量分立元件;[3](7)能克服soc所遇到的各种困难。正因为sip具有上述优点,其越来越受到业界的青睐,尤其在亚洲地区,如日本。目前eda(电子设计自动化)系统日益成熟和普及,它能高效地进行芯片、封装和电路板的协同设计,从而加速sip的实施和发展。 目前已量产的sip组装着如下几种ic芯片和其他元器件,如sram+闪存、dram+asfc+闪存、sram+闪存/闪存+闪存、dsp+sram+闪存、asic+sram+闪存、asic+dsp、asic+asic+存储器(2)、数字ic+r+l+c等等,如日立321线堆叠mcp含门阵列+门阵列+fsram,185线堆叠mcp含闪存+msram+dsp。实现sip的方法有多种,最具发展前途的有两种:一是mcp(multi-chip package),即多芯片封装;二是scsp(stacked chip size package),即叠层芯片尺寸封装。 上世纪90年代后期美国佐治亚理工学院prc封装研究室主任rao r.tummala教授提出了一种典型的sip结构--单级集成模块(slim:singal level integrated module)。[3]它将各类ic芯片和器件、光电器件、无源元件、布线和介质层都组装在一个封装系统内,即将原来的三个封装层次(一级芯片封装--二级插板/插卡封装--三级基板封装)浓缩在一个封装
1.江苏无锡机电高等职业技术学校,江苏 无锡 214028;2.无锡市罗特电子有限公司,江苏 无锡 214001) | 摘 要:本文介绍了sip和soc的定义、优缺点和相互关系。sip是当前最先进的ic封装,mcp和scsp是实现sip最有前途的方法。同时还介绍了mcp和scsp的最新发展动态。
关键词:系统级封装,系统级芯片,多芯片封装,叠层芯片尺寸封装 中图分类号:tn305.94文献标识码:a文章编号:1681-1070(2005)08-09-04
1 前言 随着用户对电子系统或电子整机的要求日益高涨,电子系统或电子整机正在朝多功能、高性能、小型化、轻型化、便携化、高速度、低功耗和高可靠方向发展。尤其要求消费类电子整机走出家门,如音响系统已变成walkman、pc已转变为笔记本电脑、固定电话已转变为手机、电视机正在转变为电视手机等。由此可见,多功能和便携式将成为电子系统和电子整机的重头研发课题。为此,要求用于多功能、便携式电子整机的ic必须多功能和微型化,目前ic是通过如下两条途径来满足这个要求的。一是soc(system-on-a-chip),即系统级芯片,在一个芯片上集成数字电路、模拟电路、rf、存储器和接口电路等多种电路,以实现图像处理、语音处理、通讯功能和数据处理等多种功能。[1][8]二是sip(system-in-a-package),即系统级封装,在一个封装中组合多种ic芯片和多种电子元器件(如分立元器件和埋置元器件),以实现与soc同等的多种功能。2003年底推出的itrs2003把sip称为第4次封装革命,它是移动、无线应用推动下的革命性突破。[2]其他3次封装革命为dip、smt和bga。业界对sip赋予的评价,称sip是soc的替代技术,sip具有更高的系统集成度,如台联电、索尼和英飞凌等公司高层领导认为,采用soc不合算,sip更为实际可行。sip和soc的关系是:sip涵盖soc,soc简化sip。目前soc雷声大、雨点小,由于soc需要全新的系统设计理念、硬软件协同设计、低功耗设计、设计复用(ip)核和设计验证等,所以soc存在投资大、成本高、上市慢和风险大等问题。 itrs2003共有16章,其中第14章为组装和封装,它对2004年和以后几年封装业的需求和发展作了深入的分析。[2]首先,组装和封装对ic的影响进一步被业界认同,它是影响ic工作频率、功耗、复杂度、可靠性和成本的重要因素;其次,半导体技术、封装技术和系统技术之间的技术界线越来越模糊,如可编程系统级芯片(sopc)厂商为了能让客户在其器件交付之前开发和验证他们的器件,通常要求在第一个样品交付前4~6个月的时间,整个器件的封装就必须确定下来,包括引脚、电气和热性能等,这便于早期对电路板进行时限设计和验证、信号完整性分析和功率换算等;第三,封装设计师必须与芯片和系统设计师密切合作,协同设计,将集成电路要求和产品要求转换成封装指标。在协同设计期间,设计师可对产品进行高层次权衡,并确定产品体系结构、焊点/焊接块位置和焊球图。杰尔系统公司已采用一整套办法来实施集成电路和封装协同设计。 2 sip的优点及其实现途径 通常高密度内存和模拟器件往往难以完全集成在soc中,而sip却能将它们整合在一起,所以sip是soc的一种很好补充,它与soc相比具有如下优点:(1)可采用市售的商用电子元器件,降低产品制造成本;(2)上市周期短,风险小;(3)可采用混合组装技术安装各类ic和各类无源元件,这些元器件间可采用wb(引线键合)、fcb(倒装焊)和tab(载带自动焊)互连;(4)可采用混合设计技术,为客户带来灵活性;(5)封装内的元器件向垂直方向发展,可互相堆叠,极大地提高了封装密度,节省封装基板面积;(6)"埋置型无源元件"可集成到各类基板中,可避免大量分立元件;[3](7)能克服soc所遇到的各种困难。正因为sip具有上述优点,其越来越受到业界的青睐,尤其在亚洲地区,如日本。目前eda(电子设计自动化)系统日益成熟和普及,它能高效地进行芯片、封装和电路板的协同设计,从而加速sip的实施和发展。 目前已量产的sip组装着如下几种ic芯片和其他元器件,如sram+闪存、dram+asfc+闪存、sram+闪存/闪存+闪存、dsp+sram+闪存、asic+sram+闪存、asic+dsp、asic+asic+存储器(2)、数字ic+r+l+c等等,如日立321线堆叠mcp含门阵列+门阵列+fsram,185线堆叠mcp含闪存+msram+dsp。实现sip的方法有多种,最具发展前途的有两种:一是mcp(multi-chip package),即多芯片封装;二是scsp(stacked chip size package),即叠层芯片尺寸封装。 上世纪90年代后期美国佐治亚理工学院prc封装研究室主任rao r.tummala教授提出了一种典型的sip结构--单级集成模块(slim:singal level integrated module)。[3]它将各类ic芯片和器件、光电器件、无源元件、布线和介质层都组装在一个封装系统内,即将原来的三个封装层次(一级芯片封装--二级插板/插卡封装--三级基板封装)浓缩在一个封装
热门点击
推荐技术资料
|
|