位置:51电子网 » 技术资料 » 单 片 机

C8051F005在高速误码测试系统中的运用

发布时间:2008/5/27 0:00:00 访问次数:466

引 言

随着通信技术的不断发展,通信系统信号处理越来越快。在这种情况下,对于高速通信系统性能的检验,就需要高速误码测试仪。目前市而上已有多种误码测试仪。国内产品的信号处理速度较低,而国外产品的功能虽然比较完善,处理速度很高,但其价格也相对较高。本文根据vitesse公司的vsc8228芯片特点,利用c8051f005单片机设计出一种价廉的高速误码测试仪。下面将对其软硬件设计,特别是c8051f005与上位机的串口通信以及与vsc8228的spi通信进行详细探讨。

1 误码测试系统概述

cygnal公司的单片机c8051f005具有高速8051微控制器内核,速度可达25 mips,指令为流水线指令结构,70%的指令的执行时间为1个或2个系统时钟周期;可片内jtag调试和边界扫描,这样可提供全速、非侵人式的在系统调试(不需仿真器);片内有多达60 kb的flashrom和2 kb ram,用户无需再外扩存储器;可同时使用的硬件smbus(i2c兼容)、spi及uart串口,4个通用16位计数器/定时器。

vsc8228可提供的一个双通道重发器或重定时器,能应用于光纤信道、千比特以太网、sonet/sdh以及无限带宽等多种领域。设备支持速率从125 mbps~4.25gbps。该芯片可以将输入的串行数据在重定时器模式下与本地的参考时钟同步,内置的码型产生器与检测器可以产生与探测27、223、231的伪随机码,40或64位用户定义码型以及光纤信号crpat、cjtpat、cspat码型。它含128个寄存器,可通过spi或者i2c串行总线设置相关寄存器,可以实现误码检测功能。

误码测试系统可分为两个部分:误码测试部分和人机界面。测试部分由vsc8228芯片来实现。它完成伪随机码型的产生、同步及对比检测,计算出误码个数。人机界面子系统在整个测试系统中作为系统控制核心单元,通过人机界面完成系统作业。以c8051f005单片机作为人机界面硬件的控制部分,对vsc8228芯片的控制、误码率的计算以及测试子系统的各状态的显示都通过pc机的界面来实现。pc界面采用delphi语言编写。

误码测试仪的工作流程如下:pc界面通过rs232串口实现与c8051f005的通信,将对vsc8228各寄存器的没置发送给c8051f005单片机,每个控制命令为16位;单片机通过spi口将上位机发送过来的控制命令转发给vsc8228,完成vsc8228各寄存器的设置。为了实时地显示误码测试仪的工作状态,单片机每秒扫描一次各寄存器,将其值通过rs232串口上传到pc界面。

由此可见,c8051f005单片机起着vsc8228与上位机通信的桥梁作用,它与上位机的串口通信以及与vsc8228的spi通信在误码测试仪的实现过程中起着十分重要的作用。下面通过软硬件设计详细分析这两种通信。

2 误码测试系统的实现

2.1 硬件设计

利用c8051f005单片机的串行接口,通过rs232异步通信接口与上位机进行通信。c8051f005通过串行口直接接收pc上位传送来的串行数据,然后把接收的数据存入数据存储器;同样,c8051f005通过串行口直接把数据传送给pc机。系统结构框图如图1所示。

c8051f005有一个特别的交叉开关,可将数字i/o资源分配到物理i/o端口引脚。c8051f005通过设置交叉开关来同时使用smbus(i2c兼容)、spi及uart串口等。vsc8228也可通过spi或者i2c串行总线设置相关寄存器,但由于spi通信的速率比i2c通信快,因此为了实现误码的高速测试,这里选择spi作为c8051f005与vsc8228的通信协议。

spi接口协议要求接口设备按主从方式进行配置,且同一时间内总线上只能有一个主器件。一般情况下,实现spi接口需要3或4根线。其中:主出从入(mosi)信号是主器件的输出和从器件的输入,数据传输时最高位在先;主人从出(miso)信号是从器件的输出和主器件的输入,数据传输时也是最高位在先。当spi从器件未被选中时,它将miso引脚置于高阻状态。串行时钟(sck)信号是用于同步主器件和从器件之间在mosi和miso线上的串行数据传输。从选择(nss)信号是一个输入信号,主器件用它来选择处于从方式的spi模块,在主方式时用于禁止spi模块。当处于从方式时,它被拉为低电平以启动一次数据传输,并在传输期间保持低电平。

误码测试系统中,以c8051f005作为主器件,vsc8228

引 言

随着通信技术的不断发展,通信系统信号处理越来越快。在这种情况下,对于高速通信系统性能的检验,就需要高速误码测试仪。目前市而上已有多种误码测试仪。国内产品的信号处理速度较低,而国外产品的功能虽然比较完善,处理速度很高,但其价格也相对较高。本文根据vitesse公司的vsc8228芯片特点,利用c8051f005单片机设计出一种价廉的高速误码测试仪。下面将对其软硬件设计,特别是c8051f005与上位机的串口通信以及与vsc8228的spi通信进行详细探讨。

1 误码测试系统概述

cygnal公司的单片机c8051f005具有高速8051微控制器内核,速度可达25 mips,指令为流水线指令结构,70%的指令的执行时间为1个或2个系统时钟周期;可片内jtag调试和边界扫描,这样可提供全速、非侵人式的在系统调试(不需仿真器);片内有多达60 kb的flashrom和2 kb ram,用户无需再外扩存储器;可同时使用的硬件smbus(i2c兼容)、spi及uart串口,4个通用16位计数器/定时器。

vsc8228可提供的一个双通道重发器或重定时器,能应用于光纤信道、千比特以太网、sonet/sdh以及无限带宽等多种领域。设备支持速率从125 mbps~4.25gbps。该芯片可以将输入的串行数据在重定时器模式下与本地的参考时钟同步,内置的码型产生器与检测器可以产生与探测27、223、231的伪随机码,40或64位用户定义码型以及光纤信号crpat、cjtpat、cspat码型。它含128个寄存器,可通过spi或者i2c串行总线设置相关寄存器,可以实现误码检测功能。

误码测试系统可分为两个部分:误码测试部分和人机界面。测试部分由vsc8228芯片来实现。它完成伪随机码型的产生、同步及对比检测,计算出误码个数。人机界面子系统在整个测试系统中作为系统控制核心单元,通过人机界面完成系统作业。以c8051f005单片机作为人机界面硬件的控制部分,对vsc8228芯片的控制、误码率的计算以及测试子系统的各状态的显示都通过pc机的界面来实现。pc界面采用delphi语言编写。

误码测试仪的工作流程如下:pc界面通过rs232串口实现与c8051f005的通信,将对vsc8228各寄存器的没置发送给c8051f005单片机,每个控制命令为16位;单片机通过spi口将上位机发送过来的控制命令转发给vsc8228,完成vsc8228各寄存器的设置。为了实时地显示误码测试仪的工作状态,单片机每秒扫描一次各寄存器,将其值通过rs232串口上传到pc界面。

由此可见,c8051f005单片机起着vsc8228与上位机通信的桥梁作用,它与上位机的串口通信以及与vsc8228的spi通信在误码测试仪的实现过程中起着十分重要的作用。下面通过软硬件设计详细分析这两种通信。

2 误码测试系统的实现

2.1 硬件设计

利用c8051f005单片机的串行接口,通过rs232异步通信接口与上位机进行通信。c8051f005通过串行口直接接收pc上位传送来的串行数据,然后把接收的数据存入数据存储器;同样,c8051f005通过串行口直接把数据传送给pc机。系统结构框图如图1所示。

c8051f005有一个特别的交叉开关,可将数字i/o资源分配到物理i/o端口引脚。c8051f005通过设置交叉开关来同时使用smbus(i2c兼容)、spi及uart串口等。vsc8228也可通过spi或者i2c串行总线设置相关寄存器,但由于spi通信的速率比i2c通信快,因此为了实现误码的高速测试,这里选择spi作为c8051f005与vsc8228的通信协议。

spi接口协议要求接口设备按主从方式进行配置,且同一时间内总线上只能有一个主器件。一般情况下,实现spi接口需要3或4根线。其中:主出从入(mosi)信号是主器件的输出和从器件的输入,数据传输时最高位在先;主人从出(miso)信号是从器件的输出和主器件的输入,数据传输时也是最高位在先。当spi从器件未被选中时,它将miso引脚置于高阻状态。串行时钟(sck)信号是用于同步主器件和从器件之间在mosi和miso线上的串行数据传输。从选择(nss)信号是一个输入信号,主器件用它来选择处于从方式的spi模块,在主方式时用于禁止spi模块。当处于从方式时,它被拉为低电平以启动一次数据传输,并在传输期间保持低电平。

误码测试系统中,以c8051f005作为主器件,vsc8228

相关IC型号
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!