位置:51电子网 » 技术资料 » D S P

一种基于Nios II的可重构DSP系统设计

发布时间:2008/5/27 0:00:00 访问次数:396

引言

为了解决传统dsp所面临的速度低、硬件结构不可重构、开发升级周期长和不可移植等问题,本文应用altera公司推出的niosil嵌入式软核处理器,提出了一种具有常规dsp的niosii系统功能sopc解决方案。由于可编程的niosii核含有许多可配置的接口模块,用户可根据设计要求,利用quartusii和sopc builder对niosii及其外围系统进行构建。用户还可通过matlab和dsp builder,或直接用vhdl等硬件描述语言,为niosii嵌入式处理器设计各类硬件模块,并以指令的形式加入到niosii的指令系统中,使其成为niosii系统的一个接口设备,与整个片内嵌入式系统融为一体,而不是直接下载到fpga中生成庞大的硬件系统。正是niosii所具有的这些重要特点,使得可重构单片dsp系统的设计成为可能。

nios ii嵌入式系统设计流程

niosii嵌入式处理器专为单芯片可编程系统设计而优化,是一种面向用户、可以灵活定制的通用risc(精简指令集)嵌入式cpu。它采用avalon总线结构通信接口,带有增强的内存、调试和软件功能,可采用汇编或c、c++等进行程序优化开发。niosii具有32位指令集、32位数据通道和可配置的指令及数据缓冲。与普通嵌入式cpu系统的特性不同,其外设可以灵活选择或增删,可以自定制用户逻辑为外设,可以允许用户定制自己的指令集。由硬件模块构成的自定制指令可通过硬件算法操作来完成复杂的软件处理任务,也能访问存储器或niosii系统外的接口逻辑。设计者可以使用niosii及外部的flash、sram等,在fpga上构成一个嵌入式处理器系统。

完整的基于niosii的sopc系统是一个软硬件复合的系统,因此在设计时可分为硬件和软件两部分。niosii的硬件设计是为了定制合适的cpu和外设,在sopc buider和quartusii中完成。在这里可以灵活定制niosii cpu的许多特性甚至指令,可使用altera公司提供的大量ip核来加快开发niosii外设的速度,提高外设性能,也可以使用第三方的ip核或vhdl来自行定制外设。完成niosii的硬件开发后,sopc buider可自动生成与自定义的niosii cpu和外设系统、存储器、外设地址映射等相应的软件开发包sdk,在生成的sdk基础上,进入软件开发流程。用户可使用汇编或c,甚至c++来进行嵌入式程序设计,使用gnu工具或其它第三方工具进行程序的编译连接以及调试。

单片dsp系统构架

本系统为单片dsp可重构系统,能完成数字信号处理方面各功能的操作。其中niosii软件处理器主要完成人机交互和控制作用;fpga的逻辑模块从niosii处理器接收控制信号和数据后,完成相应的硬件功能。系统框图如图1所示,除了软核处理器niosii外,存储器、i/o接口以及fir数字滤波器、iir数字滤波器、dds等应用模块等均可作为外设嵌入在fpga中。这样,整个dsp的数字信号处理部分全部集成在fpga器件中,各模块受niosii处理器的控制。niosil处理器系统中有avalon总线,它规定了控制器与从属模块间的端口连接以及模块间通信的时序。数字频率合成器(dds)通过avalon总线与niosii处理器相连,能很方便地完成控制及数据传送。

在本系统中,fpga采用cyclone epicl2,它有12060个逻辑单元(le)和2个锁相环(pll),提供6个输出和层次时钟结构以及复杂设计的时钟管理电路。整个系统在niosii处理器的控制下,可实现fir、iir数字滤波、快速傅立叶变换(fft)算法、编/解码等功能,系统还能进行dds功能模块设计,并构成具有数控频率调制、正交载波调制解调、数控相位调制等功能的信号发生器。系统中各功能模块的选择以及输出信号调制方式和频率的选择均可通过外接的按键自由选择。

系统硬件设计

系统的硬件系统包括fpga、存储器和外围元器件3个部分。fpga部分需要在sopc buider中设计,包含niosii cpu核、内部时钟、avalon总线控制器、连接niosii核的下载和调试程序的jtag_uart通信模块、dds接口模块及dds模块、fir、iir数字滤波器接口模块及功能模块、编/解码模块及接口模块、flash存储器模块等。各外设模块核通过在片上的avalon总线与niosii相连。为使具有dsp处理器功能的niosii系统正常工作,在fpga外围接有一些控制键,以调度各模块的应用。

建立nios ii嵌入式处理器系统

首先利用quartusii建立项目工程,选用的目标器件为cycloneepic12,用sopc buider创建niosii组件模型,生成硬件描述文件,锁定引脚后进行综合与适配,生成niosii硬件系统下载文件。然后建立niosii嵌入式系统,从sopcbuider组件栏中加入需要的各种组件:如niosiicpu core、定时器timer、jtag_uart、avalon三态总线桥、键输入i/o口、flash等。另外,为了实现niosii处理器对epcsflash存储器的读写访问,还要加入一个epcs serial flash controller组件,通过此控制器将用于fp

引言

为了解决传统dsp所面临的速度低、硬件结构不可重构、开发升级周期长和不可移植等问题,本文应用altera公司推出的niosil嵌入式软核处理器,提出了一种具有常规dsp的niosii系统功能sopc解决方案。由于可编程的niosii核含有许多可配置的接口模块,用户可根据设计要求,利用quartusii和sopc builder对niosii及其外围系统进行构建。用户还可通过matlab和dsp builder,或直接用vhdl等硬件描述语言,为niosii嵌入式处理器设计各类硬件模块,并以指令的形式加入到niosii的指令系统中,使其成为niosii系统的一个接口设备,与整个片内嵌入式系统融为一体,而不是直接下载到fpga中生成庞大的硬件系统。正是niosii所具有的这些重要特点,使得可重构单片dsp系统的设计成为可能。

nios ii嵌入式系统设计流程

niosii嵌入式处理器专为单芯片可编程系统设计而优化,是一种面向用户、可以灵活定制的通用risc(精简指令集)嵌入式cpu。它采用avalon总线结构通信接口,带有增强的内存、调试和软件功能,可采用汇编或c、c++等进行程序优化开发。niosii具有32位指令集、32位数据通道和可配置的指令及数据缓冲。与普通嵌入式cpu系统的特性不同,其外设可以灵活选择或增删,可以自定制用户逻辑为外设,可以允许用户定制自己的指令集。由硬件模块构成的自定制指令可通过硬件算法操作来完成复杂的软件处理任务,也能访问存储器或niosii系统外的接口逻辑。设计者可以使用niosii及外部的flash、sram等,在fpga上构成一个嵌入式处理器系统。

完整的基于niosii的sopc系统是一个软硬件复合的系统,因此在设计时可分为硬件和软件两部分。niosii的硬件设计是为了定制合适的cpu和外设,在sopc buider和quartusii中完成。在这里可以灵活定制niosii cpu的许多特性甚至指令,可使用altera公司提供的大量ip核来加快开发niosii外设的速度,提高外设性能,也可以使用第三方的ip核或vhdl来自行定制外设。完成niosii的硬件开发后,sopc buider可自动生成与自定义的niosii cpu和外设系统、存储器、外设地址映射等相应的软件开发包sdk,在生成的sdk基础上,进入软件开发流程。用户可使用汇编或c,甚至c++来进行嵌入式程序设计,使用gnu工具或其它第三方工具进行程序的编译连接以及调试。

单片dsp系统构架

本系统为单片dsp可重构系统,能完成数字信号处理方面各功能的操作。其中niosii软件处理器主要完成人机交互和控制作用;fpga的逻辑模块从niosii处理器接收控制信号和数据后,完成相应的硬件功能。系统框图如图1所示,除了软核处理器niosii外,存储器、i/o接口以及fir数字滤波器、iir数字滤波器、dds等应用模块等均可作为外设嵌入在fpga中。这样,整个dsp的数字信号处理部分全部集成在fpga器件中,各模块受niosii处理器的控制。niosil处理器系统中有avalon总线,它规定了控制器与从属模块间的端口连接以及模块间通信的时序。数字频率合成器(dds)通过avalon总线与niosii处理器相连,能很方便地完成控制及数据传送。

在本系统中,fpga采用cyclone epicl2,它有12060个逻辑单元(le)和2个锁相环(pll),提供6个输出和层次时钟结构以及复杂设计的时钟管理电路。整个系统在niosii处理器的控制下,可实现fir、iir数字滤波、快速傅立叶变换(fft)算法、编/解码等功能,系统还能进行dds功能模块设计,并构成具有数控频率调制、正交载波调制解调、数控相位调制等功能的信号发生器。系统中各功能模块的选择以及输出信号调制方式和频率的选择均可通过外接的按键自由选择。

系统硬件设计

系统的硬件系统包括fpga、存储器和外围元器件3个部分。fpga部分需要在sopc buider中设计,包含niosii cpu核、内部时钟、avalon总线控制器、连接niosii核的下载和调试程序的jtag_uart通信模块、dds接口模块及dds模块、fir、iir数字滤波器接口模块及功能模块、编/解码模块及接口模块、flash存储器模块等。各外设模块核通过在片上的avalon总线与niosii相连。为使具有dsp处理器功能的niosii系统正常工作,在fpga外围接有一些控制键,以调度各模块的应用。

建立nios ii嵌入式处理器系统

首先利用quartusii建立项目工程,选用的目标器件为cycloneepic12,用sopc buider创建niosii组件模型,生成硬件描述文件,锁定引脚后进行综合与适配,生成niosii硬件系统下载文件。然后建立niosii嵌入式系统,从sopcbuider组件栏中加入需要的各种组件:如niosiicpu core、定时器timer、jtag_uart、avalon三态总线桥、键输入i/o口、flash等。另外,为了实现niosii处理器对epcsflash存储器的读写访问,还要加入一个epcs serial flash controller组件,通过此控制器将用于fp

相关IC型号

热门点击

 

推荐技术资料

业余条件下PCM2702
    PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!