位置:51电子网 » 技术资料 » D S P

采用可配置处理器技术构建多发射向量DSP

发布时间:2008/5/27 0:00:00 访问次数:697

  音频、视频、图像等所有媒体的数字化对信号处理提出了越来越高的要求,这些数字信号数据内容需要建立、存储、传输和重放。同时,越来越多的通信和娱乐传输系统是便携式的,这需要极大地提高信号处理的带宽。日益增长的信号处理负载使得电气功耗成为信号处理系统的制约因素。

  dsp是进行数字信号处理的绝好选择,因为数字信号处理器可以编程,并且在当今数字媒体处理飞速变化的世界里可以容易地处理众多变化的标准。然而,通用dsp的“通用性”使得其并非对所有应用都能够实现很好的功耗效率(power-efficient)。

  硬线连接的信号处理模块通常有比较好的功耗效率,但是缺少dsp那样的灵活性和可编程特性。可配置处理器技术通过建立针对某一特定任务属性正确的、功能丰富和可编程的dsp,在dsp的固定isa(指令集体系结构)灵活性和可编程特性与硬线连接模块的功耗有效性之间建立起桥梁。 tensilica的vectra lx是这种概念很好的诠释。vectra lx是一个定点的向量dsp引擎,该引擎是通过配置选项在xtensa lx可配置处理器的基础上建立起来的。


  可配置架构
  vectra lx定点dsp引擎是xtensa lx微处理器内核的一种配置。该定点dsp引擎是一个3发射的simd处理器,具有四个乘法器/累加(四个mac),它可以处理128位的向量。128位向量可以分成8个16位或者4个32位的元素。整个vectra lx dsp引擎是用tie(tensilica’s instruction extension)语言开发的,通过修改可以适合目标应用领域。正像图1所示,vectra lx dsp引擎增加了16个向量寄存器(每个寄存器160位宽)、四个128位的向量队列寄存器、第二个加载/存储单元和210多条现有xtensa lx处理器指令集体系结构中的通用dsp指令。

  基本的xtensa lx处理器是一个单发射的微处理器,具有16位和24位指令。但是,tensilica的处理器产生器(processor generator)能够让开发人员增加更宽的指令字长。通过一种称为可变长度指令扩展flix(flexible-length instruction extensions)的技术为处理器指令集增添多个独立操作。flix指令宽度可以为32位或者64位,并且由于xtensa lx处理器已经设计成可以处理多种指令宽度,因此多操作flix指令可以在处理器代码流中自由组合,并且可以和现有的单发射xtensa lx处理器指令连接在一起。

  当开发人员选择vectra lx dsp引擎配置选项时,tensilica的处理器产生器会自动将dsp引擎的rtl代码添加到可综合的 xtensa lx处理器中。新的vectra lx指令被添加到处理器自动产生的软件工具集(编译器、汇编器、调试器、指令集仿真器iss和实时操作系统rtos接口)中。vectra lx使得xtensa lx处理器门数增加20万~25万门。这些增加的门数中的大部分用于构建vectra lx dsp引擎中的寄存器和执行部件,因为通用处理器和dsp引擎扩展可以共享处理器中现有的取指令和指令译码部件,所以那些硬件模块不需要重新复制。然而,需要增加一些逻辑用于对新的指令进行译码。图2为vectra lx dsp引擎配置选项中增加的寄存器和执行部件框图。

  图3表示三操作vectra lx指令字格式。指令字中最右边四位表示该指令宽度为64位。剩下的60位指令字长度不等地分布在三个操作指令槽中:一个24位和两个18位的指令槽。vectra lx指令字中的24位操作指令槽(指令字中第4位到第27位)可放置xtensa lx处理器中所有80条基本指令,包括控制第一个加载/存储单元的操作。该操作指令槽还可

  音频、视频、图像等所有媒体的数字化对信号处理提出了越来越高的要求,这些数字信号数据内容需要建立、存储、传输和重放。同时,越来越多的通信和娱乐传输系统是便携式的,这需要极大地提高信号处理的带宽。日益增长的信号处理负载使得电气功耗成为信号处理系统的制约因素。

  dsp是进行数字信号处理的绝好选择,因为数字信号处理器可以编程,并且在当今数字媒体处理飞速变化的世界里可以容易地处理众多变化的标准。然而,通用dsp的“通用性”使得其并非对所有应用都能够实现很好的功耗效率(power-efficient)。

  硬线连接的信号处理模块通常有比较好的功耗效率,但是缺少dsp那样的灵活性和可编程特性。可配置处理器技术通过建立针对某一特定任务属性正确的、功能丰富和可编程的dsp,在dsp的固定isa(指令集体系结构)灵活性和可编程特性与硬线连接模块的功耗有效性之间建立起桥梁。 tensilica的vectra lx是这种概念很好的诠释。vectra lx是一个定点的向量dsp引擎,该引擎是通过配置选项在xtensa lx可配置处理器的基础上建立起来的。


  可配置架构
  vectra lx定点dsp引擎是xtensa lx微处理器内核的一种配置。该定点dsp引擎是一个3发射的simd处理器,具有四个乘法器/累加(四个mac),它可以处理128位的向量。128位向量可以分成8个16位或者4个32位的元素。整个vectra lx dsp引擎是用tie(tensilica’s instruction extension)语言开发的,通过修改可以适合目标应用领域。正像图1所示,vectra lx dsp引擎增加了16个向量寄存器(每个寄存器160位宽)、四个128位的向量队列寄存器、第二个加载/存储单元和210多条现有xtensa lx处理器指令集体系结构中的通用dsp指令。

  基本的xtensa lx处理器是一个单发射的微处理器,具有16位和24位指令。但是,tensilica的处理器产生器(processor generator)能够让开发人员增加更宽的指令字长。通过一种称为可变长度指令扩展flix(flexible-length instruction extensions)的技术为处理器指令集增添多个独立操作。flix指令宽度可以为32位或者64位,并且由于xtensa lx处理器已经设计成可以处理多种指令宽度,因此多操作flix指令可以在处理器代码流中自由组合,并且可以和现有的单发射xtensa lx处理器指令连接在一起。

  当开发人员选择vectra lx dsp引擎配置选项时,tensilica的处理器产生器会自动将dsp引擎的rtl代码添加到可综合的 xtensa lx处理器中。新的vectra lx指令被添加到处理器自动产生的软件工具集(编译器、汇编器、调试器、指令集仿真器iss和实时操作系统rtos接口)中。vectra lx使得xtensa lx处理器门数增加20万~25万门。这些增加的门数中的大部分用于构建vectra lx dsp引擎中的寄存器和执行部件,因为通用处理器和dsp引擎扩展可以共享处理器中现有的取指令和指令译码部件,所以那些硬件模块不需要重新复制。然而,需要增加一些逻辑用于对新的指令进行译码。图2为vectra lx dsp引擎配置选项中增加的寄存器和执行部件框图。

  图3表示三操作vectra lx指令字格式。指令字中最右边四位表示该指令宽度为64位。剩下的60位指令字长度不等地分布在三个操作指令槽中:一个24位和两个18位的指令槽。vectra lx指令字中的24位操作指令槽(指令字中第4位到第27位)可放置xtensa lx处理器中所有80条基本指令,包括控制第一个加载/存储单元的操作。该操作指令槽还可

相关IC型号

热门点击

 

推荐技术资料

业余条件下PCM2702
    PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!