位置:51电子网 » 技术资料 » 模拟技术

可用于频率合成的高性能锁相芯片ADF4113

发布时间:2007/4/12 0:00:00 访问次数:729

锁相环phase locked loop是一种建立在相位负反馈基础之上的闭环控制系统,对相位噪声和杂散具有很好的抑制作用,因此在电视、仪器、通信等许多领域得到了广泛的应用。ADI公司生产的ADF4113的最大RF输入频率可达4GHz,内置可编程预分频器,具有电荷泵电流编程功能,可应用于无线射频通信系统基站和手机、WLAN以及通信检测设备、CATV设备中,是一款性价比很高的电荷泵锁相芯片。

图1

1 主要性能及工作原理

ADF4113可用于无线射频通信系统基站、手机、WLAN、通信检测设备及CATV设备中,其主要性能特点如下:

●工作电压:2.7~5.5V,同时还提供外部可调的电荷泵电压调节功能;

●最高鉴相芯片55MHz,最高RF输入频率达4GHz;

●具有四组可编程双模分频器8/9、16/19、32/33、64/65;

●内置可编程电荷泵电流和可编程反冲(antibacklash)脉宽功能;

●编程控制采用3线串行接口;

●能够进行模拟和数字锁定检测;

●软硬件断电模式;

●具有良好的相位噪声参数,鉴相频率为200kHz 时,相噪基底为-164dBc/Hz;输出900MHz 时,相噪可达-91dBc/Hz@1kHz;输出1960MHz时相噪为-85 dBc/Hz@1kHz;鉴相频率1MHz、输出3100MHz时相噪为-86 dBc/Hz@1kHz。

    图1所示为ADF4113的原理框图,它由一个低噪声数字鉴相器、一个高精度电荷泵、一个可编程参考分频器(R分频器)、一个可编程A、B计数器以及一个双模分频器(P/P+1)组成。6位A计数器、13位B计数器与双模分频器(P/P+1)共同组成了N分频器,分频比N=BP+A。只需外加一个环路滤波器和压控振荡器(VCO),就可以构成一个完整的锁相环电路。输出频率为:fVCO=N(fREF/R),其中,fREF为参考频率,频率步进等于fREF/R。

2 引脚功能

ADF4113有TSSOP和LFCSP两种封装形式,引脚排列如图2所示。各引脚功能如下:

RSET:用来设置最大电荷泵输出电流,外接一个电阻RSET并连接至CPGND,换算关系为:ICPmax=23.5/RSET(Ma);

CP:电荷泵输出,接环路滤波器;

CPGND:电荷泵地;

AGND:模拟地;

RFINB:RF互补输入,一般接一个100pF的去耦电容;

RFINA:RF输入(来自VCO的RF信号耦合输入);

AVDD:模拟电源,电压范围为:2.7~5.5V;去耦电容应尽量靠近该引脚;AVDD必须和DVDD一致;

    REFIN:参考晶振输入;

DGND:数字地;

CE:芯片使能端,逻辑“1”有效;

CLK:串行时钟输入端,在每个CLK的上升沿,串行数据锁入寄存器;

DATA:串行数据输入端,首先装入的是最高有效位MSB,控制位在最低两位设置;

LE:加载使能,该位为逻辑“1”时,存储在24位移位寄存器中的数据将全部装入指定的锁存器中,锁存器的选择由控制位来决定;

MUXOUT:模拟或数字锁定检测端;

DVDD:数字电源,2.7~5.5V,去耦电容应尽量靠近该引脚;DVDD大小必须和AVDD一致;

VP:电荷泵电源,应大于或等于VDD,最高可到6V。

图4


3 编程控制

ADF4113的数字部分包括一个24位输入移位寄存器、一个14位R计数器和一个19位N计数器(含A、B计数器

锁相环phase locked loop是一种建立在相位负反馈基础之上的闭环控制系统,对相位噪声和杂散具有很好的抑制作用,因此在电视、仪器、通信等许多领域得到了广泛的应用。ADI公司生产的ADF4113的最大RF输入频率可达4GHz,内置可编程预分频器,具有电荷泵电流编程功能,可应用于无线射频通信系统基站和手机、WLAN以及通信检测设备、CATV设备中,是一款性价比很高的电荷泵锁相芯片。

图1

1 主要性能及工作原理

ADF4113可用于无线射频通信系统基站、手机、WLAN、通信检测设备及CATV设备中,其主要性能特点如下:

●工作电压:2.7~5.5V,同时还提供外部可调的电荷泵电压调节功能;

●最高鉴相芯片55MHz,最高RF输入频率达4GHz;

●具有四组可编程双模分频器8/9、16/19、32/33、64/65;

●内置可编程电荷泵电流和可编程反冲(antibacklash)脉宽功能;

●编程控制采用3线串行接口;

●能够进行模拟和数字锁定检测;

●软硬件断电模式;

●具有良好的相位噪声参数,鉴相频率为200kHz 时,相噪基底为-164dBc/Hz;输出900MHz 时,相噪可达-91dBc/Hz@1kHz;输出1960MHz时相噪为-85 dBc/Hz@1kHz;鉴相频率1MHz、输出3100MHz时相噪为-86 dBc/Hz@1kHz。

    图1所示为ADF4113的原理框图,它由一个低噪声数字鉴相器、一个高精度电荷泵、一个可编程参考分频器(R分频器)、一个可编程A、B计数器以及一个双模分频器(P/P+1)组成。6位A计数器、13位B计数器与双模分频器(P/P+1)共同组成了N分频器,分频比N=BP+A。只需外加一个环路滤波器和压控振荡器(VCO),就可以构成一个完整的锁相环电路。输出频率为:fVCO=N(fREF/R),其中,fREF为参考频率,频率步进等于fREF/R。

2 引脚功能

ADF4113有TSSOP和LFCSP两种封装形式,引脚排列如图2所示。各引脚功能如下:

RSET:用来设置最大电荷泵输出电流,外接一个电阻RSET并连接至CPGND,换算关系为:ICPmax=23.5/RSET(Ma);

CP:电荷泵输出,接环路滤波器;

CPGND:电荷泵地;

AGND:模拟地;

RFINB:RF互补输入,一般接一个100pF的去耦电容;

RFINA:RF输入(来自VCO的RF信号耦合输入);

AVDD:模拟电源,电压范围为:2.7~5.5V;去耦电容应尽量靠近该引脚;AVDD必须和DVDD一致;

    REFIN:参考晶振输入;

DGND:数字地;

CE:芯片使能端,逻辑“1”有效;

CLK:串行时钟输入端,在每个CLK的上升沿,串行数据锁入寄存器;

DATA:串行数据输入端,首先装入的是最高有效位MSB,控制位在最低两位设置;

LE:加载使能,该位为逻辑“1”时,存储在24位移位寄存器中的数据将全部装入指定的锁存器中,锁存器的选择由控制位来决定;

MUXOUT:模拟或数字锁定检测端;

DVDD:数字电源,2.7~5.5V,去耦电容应尽量靠近该引脚;DVDD大小必须和AVDD一致;

VP:电荷泵电源,应大于或等于VDD,最高可到6V。

图4


3 编程控制

ADF4113的数字部分包括一个24位输入移位寄存器、一个14位R计数器和一个19位N计数器(含A、B计数器

相关IC型号

热门点击

 

推荐技术资料

泰克新发布的DSA830
   泰克新发布的DSA8300在一台仪器中同时实现时域和频域分析,DS... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!