使用1到8个64位处理器分别配置浮点指令自定义指令和硬件加速器
发布时间:2024/9/19 18:58:06 访问次数:129
Bluespec的RISC-V处理器现在无缝集成到Achronix的二维片上网络(2D NoC)架构中,简化了集成,使工程师能够轻松地将可扩展的处理器添加到他们的Achronix FPGA设计中。
开发人员可以灵活地在裸机上运行C/C++应用程序,或在硬件子系统上运行操作系统,使用1到8个64位处理器来分别配置浮点指令、自定义指令和硬件加速器。
太空级64位多核 RISC-V MPU旨在将计算性能提高100倍以上,同时为航空航天和防御应用提供前所未有的耐辐射和容错能力。
开发HPSC处理器,作为该实验室推进商业合作努力的一部分。PIC64-HPSC系列代表着NSAS-JPL以及更广泛的防御和商业航空航天产业进入了自主空间计算的新时代。
随着PIC64产品组合的推出,全系列8位、16位、32位和64位单片机 (MCU)和微处理器(MPU)的嵌入式解决方案供应商。
PIC64系列将包括基于RISC-V或Arm® 架构的器件,嵌入式设计人员将能够利用端到端解决方案(从芯片到嵌入式生态系统),加快设计、调试和验证速度。
Bluespec的RISC-V软核系列为Speedster7t FPGA设计增加了软件可编程性、简化了系统集成、提高了设计人员的工作效率。
支持Linux的RISC-V软处理器,这些处理器都可用于Achronix FPGA产品Speedster®7t系列中。
Achronix Speedster7t FPGA中的2D NoC支持设计人员轻松地将一个或多个RISC-V内核集成到FPGA逻辑架构中。2D NoC允许添加多个RISC-V内核的实例,并在保持性能的同时可以轻松地重新定位到FPGA逻辑架构的不同区域。

深圳市恒凯威科技开发有限公司http://szhkwkj.51dzw.com
Bluespec的RISC-V处理器现在无缝集成到Achronix的二维片上网络(2D NoC)架构中,简化了集成,使工程师能够轻松地将可扩展的处理器添加到他们的Achronix FPGA设计中。
开发人员可以灵活地在裸机上运行C/C++应用程序,或在硬件子系统上运行操作系统,使用1到8个64位处理器来分别配置浮点指令、自定义指令和硬件加速器。
太空级64位多核 RISC-V MPU旨在将计算性能提高100倍以上,同时为航空航天和防御应用提供前所未有的耐辐射和容错能力。
开发HPSC处理器,作为该实验室推进商业合作努力的一部分。PIC64-HPSC系列代表着NSAS-JPL以及更广泛的防御和商业航空航天产业进入了自主空间计算的新时代。
随着PIC64产品组合的推出,全系列8位、16位、32位和64位单片机 (MCU)和微处理器(MPU)的嵌入式解决方案供应商。
PIC64系列将包括基于RISC-V或Arm® 架构的器件,嵌入式设计人员将能够利用端到端解决方案(从芯片到嵌入式生态系统),加快设计、调试和验证速度。
Bluespec的RISC-V软核系列为Speedster7t FPGA设计增加了软件可编程性、简化了系统集成、提高了设计人员的工作效率。
支持Linux的RISC-V软处理器,这些处理器都可用于Achronix FPGA产品Speedster®7t系列中。
Achronix Speedster7t FPGA中的2D NoC支持设计人员轻松地将一个或多个RISC-V内核集成到FPGA逻辑架构中。2D NoC允许添加多个RISC-V内核的实例,并在保持性能的同时可以轻松地重新定位到FPGA逻辑架构的不同区域。

深圳市恒凯威科技开发有限公司http://szhkwkj.51dzw.com