位置:51电子网 » 技术资料 » D S P

数字合成支持频率转换通过减少接口线路与组件数量实现小型设计方案

发布时间:2023/11/17 9:01:08 访问次数:74

频率范围达到1MHz,可用作电压调节模块(VRM)和DC/DC转换器的解决方案,既高效,又节约空间和能源。IHLP-8787MZ-5A正在进行AEC-Q200认证,器件针对高温汽车应用进行设计,包括引擎和传动控制单元、柴油喷射驱动、娱乐和导航系统、电机的噪声抑制,以及电动座椅和后视镜。

新电感器可处理高瞬态电流尖峰而不会硬饱和。器件的封装符合RoHS,完全无铅的屏蔽复合结构将蜂鸣噪声降至超低水平,规定的工作温度为-55℃~+155℃,能够很好地抵御热冲击、潮湿、机械冲击和振动。


32位NCO与LVDS输出缓冲器的直接数字合成支持频率转换,可通过减少接口线路与组件数量,实现小型设计方案,同时还可为光学时间调谐与任意波形发生提供低成本方法;

可接收14位复杂值或16位NCO相位值作为输入数据,实现不变幅度调制。

AFE7070EVM与AFE7071EVM包含CDCM7005时钟抖动清除器,DC/DC 转换器与低噪声LDO等电源管理器件,可提供完整的比特至RF原型设计与参考设计。

AFE7070与AFE7071的IBIS模型也已开始提供,满足验证电路板信号完整性需求。

TriQuint的氮化镓晶体管可使放大器的尺寸减半,同时改进效率和增益。这些新的氮化镓晶体管可在直流至6GHz宽广的工作频率上提供30-37W(CW)射频输出功率。它们是商业通信和测试设备系统等类似的宽带系统应用的理想选择。

氮化镓晶体管均可承受高达10:1的驻波比(VSWR) 失配而不损害功能,同时为在高漏偏压条件下工作而优化,从而降低系统成本和散热管理成本。

集成800MHz LVDS输出可用于时钟锁相环(PLL)驱动前置换算器,无需独立的模拟至LVDS转换器.

深圳市裕硕科技有限公司http://yushuo.51dzw.com

频率范围达到1MHz,可用作电压调节模块(VRM)和DC/DC转换器的解决方案,既高效,又节约空间和能源。IHLP-8787MZ-5A正在进行AEC-Q200认证,器件针对高温汽车应用进行设计,包括引擎和传动控制单元、柴油喷射驱动、娱乐和导航系统、电机的噪声抑制,以及电动座椅和后视镜。

新电感器可处理高瞬态电流尖峰而不会硬饱和。器件的封装符合RoHS,完全无铅的屏蔽复合结构将蜂鸣噪声降至超低水平,规定的工作温度为-55℃~+155℃,能够很好地抵御热冲击、潮湿、机械冲击和振动。


32位NCO与LVDS输出缓冲器的直接数字合成支持频率转换,可通过减少接口线路与组件数量,实现小型设计方案,同时还可为光学时间调谐与任意波形发生提供低成本方法;

可接收14位复杂值或16位NCO相位值作为输入数据,实现不变幅度调制。

AFE7070EVM与AFE7071EVM包含CDCM7005时钟抖动清除器,DC/DC 转换器与低噪声LDO等电源管理器件,可提供完整的比特至RF原型设计与参考设计。

AFE7070与AFE7071的IBIS模型也已开始提供,满足验证电路板信号完整性需求。

TriQuint的氮化镓晶体管可使放大器的尺寸减半,同时改进效率和增益。这些新的氮化镓晶体管可在直流至6GHz宽广的工作频率上提供30-37W(CW)射频输出功率。它们是商业通信和测试设备系统等类似的宽带系统应用的理想选择。

氮化镓晶体管均可承受高达10:1的驻波比(VSWR) 失配而不损害功能,同时为在高漏偏压条件下工作而优化,从而降低系统成本和散热管理成本。

集成800MHz LVDS输出可用于时钟锁相环(PLL)驱动前置换算器,无需独立的模拟至LVDS转换器.

深圳市裕硕科技有限公司http://yushuo.51dzw.com

热门点击

 

推荐技术资料

业余条件下PCM2702
    PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!