无抖动时序粗调其调整增量相当于VCO输出信号半个周期
发布时间:2023/8/11 23:02:09 访问次数:66
一路时钟输出相对于另一路时钟输出的频率和相位可通过分频器相位选择功能改变,该功能用作无抖动的时序粗调,其调整增量相当于VCO输出信号的半个周期。
每个SYSREF信号都有额外的相位偏移能力,这样,在每个目标器件处,输入最佳到达时间就变非常简单。
运用ADI的AD9680双通道、14位、1.0GSPS JESD204B ADC,可以把AD9528用在宽带RF数据采集应用设计中。
AD9528 JESD204B时钟和SYSREF发生器,以满足长期演进(LTE)和多载波GSM基站设计、防务电子系统、RF试验仪器和其他新兴宽带RF GSPS数据采集信号链的时钟要求。
合成器集成有扇出(fanout)缓冲器/分频器,可为要求苛刻的应用提供高性能的时钟,并理想适用于40GE和100GE电信和网络系统。
SOC集成了基带芯片,支持最高150Mbps的LTE Cat.4规范,具体制式方面则包括GSM/TD-SCDMA/WCDMA/TD-LTE/LTE FDD。
AD9528提供与JESD204B兼容的子类1SYSREF和确定性延迟时钟信号,并且支持多种SYSREF信号发生选项。最基本的是一个简单的缓冲功能,其中,由用户提供的SYSREF信号被扇出至SYSREF输出引脚。
这些八路逻辑器件的输入电压容差最高达5.5V,还能在混合电压环境内运作自如。
如果为其提供外部SYSREF源,AD9528还能将SYSREF输出同步到内部产生的时钟输出,这是实现精确确定性延迟的必要条件。
Diodes 74LVC系列新增的八路逻辑功能包括缓冲器和线路驱动器、无线电收发器、锁存器及触发器。
深圳市慈安科技有限公司http://cakj.51dzw.com
一路时钟输出相对于另一路时钟输出的频率和相位可通过分频器相位选择功能改变,该功能用作无抖动的时序粗调,其调整增量相当于VCO输出信号的半个周期。
每个SYSREF信号都有额外的相位偏移能力,这样,在每个目标器件处,输入最佳到达时间就变非常简单。
运用ADI的AD9680双通道、14位、1.0GSPS JESD204B ADC,可以把AD9528用在宽带RF数据采集应用设计中。
AD9528 JESD204B时钟和SYSREF发生器,以满足长期演进(LTE)和多载波GSM基站设计、防务电子系统、RF试验仪器和其他新兴宽带RF GSPS数据采集信号链的时钟要求。
合成器集成有扇出(fanout)缓冲器/分频器,可为要求苛刻的应用提供高性能的时钟,并理想适用于40GE和100GE电信和网络系统。
SOC集成了基带芯片,支持最高150Mbps的LTE Cat.4规范,具体制式方面则包括GSM/TD-SCDMA/WCDMA/TD-LTE/LTE FDD。
AD9528提供与JESD204B兼容的子类1SYSREF和确定性延迟时钟信号,并且支持多种SYSREF信号发生选项。最基本的是一个简单的缓冲功能,其中,由用户提供的SYSREF信号被扇出至SYSREF输出引脚。
这些八路逻辑器件的输入电压容差最高达5.5V,还能在混合电压环境内运作自如。
如果为其提供外部SYSREF源,AD9528还能将SYSREF输出同步到内部产生的时钟输出,这是实现精确确定性延迟的必要条件。
Diodes 74LVC系列新增的八路逻辑功能包括缓冲器和线路驱动器、无线电收发器、锁存器及触发器。
深圳市慈安科技有限公司http://cakj.51dzw.com