拿到芯片后不需修改虚拟目标调试通过程序下载到硬件中运行
发布时间:2023/7/21 8:21:42 访问次数:65
新型ADC设计的新型转换器架构实现的,巧妙地抓住了现代高级CMOS技术创造的机遇。设计采用全动态电路,这样功耗就与采样频率呈线性变化关系,最大限度地实现了数字化,比较器是仅有的模拟模块。
ADC原型采用40nm CMOS工艺制造而成,核心芯片面积为0.066平方毫米。测量显示DNL(微分直线型误差)和INL(积分直线型误差)分别为0.8/-0.5和1.1/-1.5 LSB。
动态性能表现为在10Msps的速率下实现了62dB的SNDR(10.0 ENOB),而在高达250Msps的采样速率下则能保持9.5ENOB的水平。功耗为6.9pJ/转换(70μW@10Msps和1.7mW@250Msps),从而实现了每转换步7~10fJ的高能效。
多线程流水线实现了双虚拟处理器,可被SMP Linux 操作系统视为两个完整的CPU
硬件QoS、线程管理和线程间通信支持,能为实时应用实现最佳控制
增强性能的紧耦合第二代一致性管理器和L2二级高速缓存控制器,实现更低的系统总延时
支持多达两个I/O一致性管理单元
内核和CPS级功耗管理
L1一级数据高速缓存、L2 高速缓存和数据 SPRAM支持ECC
高效的增强虚拟地址(EVA),32位地址下实现3GB以上 的用户空间访问
可选的浮点运算单元 。
Qsys兼容业界标准接口IP,比如Avalon总线接口和AXI总线接口。Qsys现在支持100多个IP组件,今后还会有更多的兼容IP,客户也可以通过Qsys设计自定义的IP。
客户可以对实际开发电路板进行建模,虚拟目标与其仿真的实际硬件二进制和寄存器兼容,当拿到芯片之后,不需修改就能够在虚拟目标调试通过的程序下载到硬件中运行。
新型ADC设计的新型转换器架构实现的,巧妙地抓住了现代高级CMOS技术创造的机遇。设计采用全动态电路,这样功耗就与采样频率呈线性变化关系,最大限度地实现了数字化,比较器是仅有的模拟模块。
ADC原型采用40nm CMOS工艺制造而成,核心芯片面积为0.066平方毫米。测量显示DNL(微分直线型误差)和INL(积分直线型误差)分别为0.8/-0.5和1.1/-1.5 LSB。
动态性能表现为在10Msps的速率下实现了62dB的SNDR(10.0 ENOB),而在高达250Msps的采样速率下则能保持9.5ENOB的水平。功耗为6.9pJ/转换(70μW@10Msps和1.7mW@250Msps),从而实现了每转换步7~10fJ的高能效。
多线程流水线实现了双虚拟处理器,可被SMP Linux 操作系统视为两个完整的CPU
硬件QoS、线程管理和线程间通信支持,能为实时应用实现最佳控制
增强性能的紧耦合第二代一致性管理器和L2二级高速缓存控制器,实现更低的系统总延时
支持多达两个I/O一致性管理单元
内核和CPS级功耗管理
L1一级数据高速缓存、L2 高速缓存和数据 SPRAM支持ECC
高效的增强虚拟地址(EVA),32位地址下实现3GB以上 的用户空间访问
可选的浮点运算单元 。
Qsys兼容业界标准接口IP,比如Avalon总线接口和AXI总线接口。Qsys现在支持100多个IP组件,今后还会有更多的兼容IP,客户也可以通过Qsys设计自定义的IP。
客户可以对实际开发电路板进行建模,虚拟目标与其仿真的实际硬件二进制和寄存器兼容,当拿到芯片之后,不需修改就能够在虚拟目标调试通过的程序下载到硬件中运行。