高速收发器提供低于2.5V逻辑电平接口标准改善功率效率
发布时间:2022/9/21 23:33:59 访问次数:54
一种1:9的3.3V差分HSTL/PECL(高速收发器逻辑/正发射极耦合逻辑)到HSTL的时钟驱动器MC100EP809,具有LVTTL时钟选择和使能功能,用来驱动最新的计算机工作站,服务器,网络设备和通信系统的背板中的时钟信号。该器件能和Intel的Itanium®平台兼容。
现场可编门阵列(FPGA),专用集成电路(ASIC)和微处理单元(MPU)的设计,其电路越来越复杂,性能越来越高,但是功耗和热量也越来越大。为了限制更大规模集成电路和更多晶体管的功率消耗,电路设计者在降低器件的工作电压。
高速收发器逻辑提供低于2.5V逻辑电平的接口标准-极大地改善了功率效率。MC100EP809是特别为这些高性能和低电压应用而设计的。
LM63还有一个可编程数字滤波器,用以降低集成二极管的热测量噪声。
它不仅兼容Mac及 PC机,还具备每秒8MB的快速传输性能,只需半秒即可存储一个容量为4MB的文档.
Zip 750MB驱动器集快速、安全性及高容量于一身,可提供完善的智能储存功能,适用于 中小型企业、小型及家庭办公室 (SOHO) 环境,以至创作性行业 (如绘图设计和艺术创作)、专业顾问、企业、政府部门、教育界及其它各行业。
Zip 750MB USB 2.0驱动器堪称家庭及小型办公室人士的得力助手,可为他们提供经济实惠、安全可靠的储存设备,用以储存、整理、备份和保护数码信息,如财务记录、商业往来文件、电子邮件及法律文件等。
除了上述应用外,新款驱动器和磁盘还适用于大、中型企业,有助于企业的不同部门及同事间共享大型文档,还可将资料往返传送于家庭和公司之间。
一种1:9的3.3V差分HSTL/PECL(高速收发器逻辑/正发射极耦合逻辑)到HSTL的时钟驱动器MC100EP809,具有LVTTL时钟选择和使能功能,用来驱动最新的计算机工作站,服务器,网络设备和通信系统的背板中的时钟信号。该器件能和Intel的Itanium®平台兼容。
现场可编门阵列(FPGA),专用集成电路(ASIC)和微处理单元(MPU)的设计,其电路越来越复杂,性能越来越高,但是功耗和热量也越来越大。为了限制更大规模集成电路和更多晶体管的功率消耗,电路设计者在降低器件的工作电压。
高速收发器逻辑提供低于2.5V逻辑电平的接口标准-极大地改善了功率效率。MC100EP809是特别为这些高性能和低电压应用而设计的。
LM63还有一个可编程数字滤波器,用以降低集成二极管的热测量噪声。
它不仅兼容Mac及 PC机,还具备每秒8MB的快速传输性能,只需半秒即可存储一个容量为4MB的文档.
Zip 750MB驱动器集快速、安全性及高容量于一身,可提供完善的智能储存功能,适用于 中小型企业、小型及家庭办公室 (SOHO) 环境,以至创作性行业 (如绘图设计和艺术创作)、专业顾问、企业、政府部门、教育界及其它各行业。
Zip 750MB USB 2.0驱动器堪称家庭及小型办公室人士的得力助手,可为他们提供经济实惠、安全可靠的储存设备,用以储存、整理、备份和保护数码信息,如财务记录、商业往来文件、电子邮件及法律文件等。
除了上述应用外,新款驱动器和磁盘还适用于大、中型企业,有助于企业的不同部门及同事间共享大型文档,还可将资料往返传送于家庭和公司之间。