管脚输出60%占空比PWM波MegaZoom进行压缩处理
发布时间:2022/9/13 22:45:20 访问次数:279
DC-DC不仅仅能够检测分压电阻网络后面的开路,还可以检测VFB检测网络的开路。
在这种情况下,为了提高系统的可靠性,当FBH的电压高于75V(VFBH(H))时,芯片会关闭SWO门级驱动。当FBH电压低于65V(VFBH(L)).时,芯片从故障状态出来。
在FBH检测到过压时,芯片在PWM调光100%时候,FPWM/FAULT管脚输出60%占空比PWM波。在整个报错的PWM周期,SWO门级驱动一直处于关闭状态。
在一些应用中,设计者可以讲VFB的电阻分压网络挪到离负载更近(PMOS后面)来保护负载。在这种配置下,RFB 护着PMOS故障时会对D1的阴极产生不可控的电压。FBH在电压超过75V过压保护通过关断SWO门级驱动来防止芯片进一步被损坏。
90000和90000-X示波器的FPGA执行了如下处理,大幅度提升了示波器响应的速度;其FPGA也集成了嵌入去嵌入和精密探头校准算法,也大幅度提升了测试精度。
MegaZoom处理核集成在FGPA内部,它对存储器进行管理。首先是使用乒乓处理技术,把存储器分为两部分,一部分捕获数据时,另一部分在传递数据。这样波形更新速度可提升一倍。
MegaZoom也进行压缩处理,进行屏幕显示波形数据运算,只传递需要显示的数据到示波器屏幕上,这样刷新速率会提升许多倍。一旦需要测量数据,再把数据传递给内部计算机进行参数计算。现在已经能够用FPGA处理一部分测量参数了,只传递测量参数,速度又将大幅提升。

当V IN低于较低电压电平时,V REF(LOWER)等于1/3Vcc,V OUT将为低电平。当V IN超过此1/3Vcc的较低电压电平时,第一个运算放大器比较器检测到此情况,并将其集电极开路输出切换为HIGH。这意味着两个运放同时具有高电平输出。没有电流流过上拉电阻RL,因此V OUT等于Vcc。
如V IN继续增加它通过上部电压电平,V REF(UPPER)在2/3Vcc时。此时,第二个运算放大器比较器检测到此情况,并将其输出切换为LOW,并且V OUT等于0V。
然后,V REF(UPPER)和V REF(LOWER)之间的差(在本示例中为2/3Vccc – 1/ 3Vcc)创建了正向信号的切换窗口。
DC-DC不仅仅能够检测分压电阻网络后面的开路,还可以检测VFB检测网络的开路。
在这种情况下,为了提高系统的可靠性,当FBH的电压高于75V(VFBH(H))时,芯片会关闭SWO门级驱动。当FBH电压低于65V(VFBH(L)).时,芯片从故障状态出来。
在FBH检测到过压时,芯片在PWM调光100%时候,FPWM/FAULT管脚输出60%占空比PWM波。在整个报错的PWM周期,SWO门级驱动一直处于关闭状态。
在一些应用中,设计者可以讲VFB的电阻分压网络挪到离负载更近(PMOS后面)来保护负载。在这种配置下,RFB 护着PMOS故障时会对D1的阴极产生不可控的电压。FBH在电压超过75V过压保护通过关断SWO门级驱动来防止芯片进一步被损坏。
90000和90000-X示波器的FPGA执行了如下处理,大幅度提升了示波器响应的速度;其FPGA也集成了嵌入去嵌入和精密探头校准算法,也大幅度提升了测试精度。
MegaZoom处理核集成在FGPA内部,它对存储器进行管理。首先是使用乒乓处理技术,把存储器分为两部分,一部分捕获数据时,另一部分在传递数据。这样波形更新速度可提升一倍。
MegaZoom也进行压缩处理,进行屏幕显示波形数据运算,只传递需要显示的数据到示波器屏幕上,这样刷新速率会提升许多倍。一旦需要测量数据,再把数据传递给内部计算机进行参数计算。现在已经能够用FPGA处理一部分测量参数了,只传递测量参数,速度又将大幅提升。

当V IN低于较低电压电平时,V REF(LOWER)等于1/3Vcc,V OUT将为低电平。当V IN超过此1/3Vcc的较低电压电平时,第一个运算放大器比较器检测到此情况,并将其集电极开路输出切换为HIGH。这意味着两个运放同时具有高电平输出。没有电流流过上拉电阻RL,因此V OUT等于Vcc。
如V IN继续增加它通过上部电压电平,V REF(UPPER)在2/3Vcc时。此时,第二个运算放大器比较器检测到此情况,并将其输出切换为LOW,并且V OUT等于0V。
然后,V REF(UPPER)和V REF(LOWER)之间的差(在本示例中为2/3Vccc – 1/ 3Vcc)创建了正向信号的切换窗口。