位置:51电子网 » 技术资料 » 仪器仪表

高噪声底板上传输高性能时钟和数据捕获差分或单端信号

发布时间:2022/8/31 22:10:37 访问次数:49

高性能的WaveLink系列差分探头,包括型号D600(7.5GHz 带宽)、D300(4GHz带宽)和D200(2.5GHz带宽) ,其中型号D600, 高达7.5 GHz 带宽,更为行业内最高指标。

新的WacveLink系列探头,都结合了一个SiGe前端和可调节双探针间距的技术,可使用户在一个持续可变的方式下设置探针间的距离。可配合力科WaveMaster和WavePro系列数字示波器、DDA磁盘驱动分析仪和SDA系列串形数据分析仪使用;也可与许多早先的力科产品兼容使用。

另外,力科还计划推出一个适配器,用于配合频谱分析仪和网络分析仪使用。力科新型探头可以被用来捕获差分或单端信号,只要探测点间距在探头探针间距限定值3mm之内,保证示波器捕获并观察到的信号与实际电路中的信号相一致。

400MSPS时钟使合成频率高达160MHz,而其功耗却小于200mW。具有相同调频分辨率的早期DDS 芯片的合成频率仅能达到120MHz,并且功耗高达2W。现在,这种低功耗DDS允许设计工程师在一块印制电路板(PCB)上使用多颗芯片而无须过多考虑散热问题。该DDS系列其它的特点是包括一个集成的14位数模转换器(DAC)、片内随机存储器(RAM)、相位与幅度控制以及多芯片同步控制。

雷达系统和成形频移键控(FSK) 通信应用设计工程师利用这些芯片的线性与非线性自动扫频能力,现在已经增强了设计灵活性并且提高了对精度、调频分辨率与相位控制的能力。这种高速-低功耗的技术突破将DDS属性扩展到以前受传统模拟频率合成技术限制的许多新应用中。

可接收低电压正射极耦合逻辑(LVPECL)、低电压晶体管对晶体管逻辑(LVTTL)、低电压互补金属氧化半导体(LVCMOS)、高速收发器逻辑(HSTL)、电流模式逻辑(CML)或低压差分信号(LVDS)等信号,并将其转换成-2.5伏、-3.3伏和-5伏的差分负极性射极耦合逻辑(NECL)输出信号。

随着混合信号电路设计日趋复杂,处理器、控制器、特殊应用集成电路(ASIC)和存储模块之间繁多的接口标准使人昏乱。各类标准之间转换简单,且传输信息方便、信号完整性损失极少,这些对开发稳定的高性能系统而言是极其重要的。

ECL支持低电压接口,比CMOS具有更低的歪曲率、更快的上升和下降时间,并且噪声显著减少,是在高噪声底板上传输高性能时钟和数据信号的理想方式。


高性能的WaveLink系列差分探头,包括型号D600(7.5GHz 带宽)、D300(4GHz带宽)和D200(2.5GHz带宽) ,其中型号D600, 高达7.5 GHz 带宽,更为行业内最高指标。

新的WacveLink系列探头,都结合了一个SiGe前端和可调节双探针间距的技术,可使用户在一个持续可变的方式下设置探针间的距离。可配合力科WaveMaster和WavePro系列数字示波器、DDA磁盘驱动分析仪和SDA系列串形数据分析仪使用;也可与许多早先的力科产品兼容使用。

另外,力科还计划推出一个适配器,用于配合频谱分析仪和网络分析仪使用。力科新型探头可以被用来捕获差分或单端信号,只要探测点间距在探头探针间距限定值3mm之内,保证示波器捕获并观察到的信号与实际电路中的信号相一致。

400MSPS时钟使合成频率高达160MHz,而其功耗却小于200mW。具有相同调频分辨率的早期DDS 芯片的合成频率仅能达到120MHz,并且功耗高达2W。现在,这种低功耗DDS允许设计工程师在一块印制电路板(PCB)上使用多颗芯片而无须过多考虑散热问题。该DDS系列其它的特点是包括一个集成的14位数模转换器(DAC)、片内随机存储器(RAM)、相位与幅度控制以及多芯片同步控制。

雷达系统和成形频移键控(FSK) 通信应用设计工程师利用这些芯片的线性与非线性自动扫频能力,现在已经增强了设计灵活性并且提高了对精度、调频分辨率与相位控制的能力。这种高速-低功耗的技术突破将DDS属性扩展到以前受传统模拟频率合成技术限制的许多新应用中。

可接收低电压正射极耦合逻辑(LVPECL)、低电压晶体管对晶体管逻辑(LVTTL)、低电压互补金属氧化半导体(LVCMOS)、高速收发器逻辑(HSTL)、电流模式逻辑(CML)或低压差分信号(LVDS)等信号,并将其转换成-2.5伏、-3.3伏和-5伏的差分负极性射极耦合逻辑(NECL)输出信号。

随着混合信号电路设计日趋复杂,处理器、控制器、特殊应用集成电路(ASIC)和存储模块之间繁多的接口标准使人昏乱。各类标准之间转换简单,且传输信息方便、信号完整性损失极少,这些对开发稳定的高性能系统而言是极其重要的。

ECL支持低电压接口,比CMOS具有更低的歪曲率、更快的上升和下降时间,并且噪声显著减少,是在高噪声底板上传输高性能时钟和数据信号的理想方式。


热门点击

 

推荐技术资料

驱动板的原理分析
    先来看看原理图。图8所示为底板及其驱动示意图,FM08... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!