ZSP数字信号处理器平均动态功耗降低10%进行优化
发布时间:2022/1/16 18:56:13 访问次数:287
基础级FPGA与领域专用工具、技术以及IP组件等, ISE设计套件11.1版本还为其提供了新功能以及易于使用的增强特性。
赛灵思公司随其Virtex-6和Spartan-6 FPGA系列器件而推出的目标设计平台为嵌入式、DSP和硬件设计人员提供了范围广泛的器件、通用设计流程、IP、开发工具和运行时间平台。
ISE 设计套件11.1版本可使基于现有Virtex-5和Spartan-3 FPGA的设计开发周期缩短长达50%、平均动态功耗降低10%、开发工具性能提升一倍。
同时赛灵思早期试用客户则可利用基于最新Virtex-6和Spartan-6器件的目标设计平台开始新的设计。
如果每个人都希望去免费地获得一些东西,他一定是不会自由的。该新版本为面向多种市场和应用的基于FPGA的片上系统解决方案提供了更简单、更智能的设计方法。
全功能开发工具包DK403,为ZSP数字信号处理器家族增添了一名新成员。
DK403同时包括实时演示软件,这显示了Vianix 公司MASC(语音压缩技术)译码器和ESPICO公司MP3音频解码器的优点。
LSI逻辑公司推出的DK403提供给程序员一个全面评估ZSP400 DSP核心的程序包,它可使LSI403LP DSP标准芯片或LSI403LP DSP创新软件的设计方案快速成型。

RISC-V的开源理念应该贯彻到整个产业链,产业链伙伴应该协同起来以各种形式来支持和投入开源项目的建设,否则,中国企业将继续错过这个难得的发展机遇期。
赛灵思公司致力于为设计人员提供目标设计平台,而ISE设计套件 11.1版本的推出是一个重要里程碑。每一版本都提供了完整的FPGA设计流程,并且专门针对特定的用户群体(工程师)和特定领域的设计方法及设计环境要求进行了优化,从而使设计人员能够将更多精力集中于创建增值的、具有竞争力的差异化产品和应用。
(素材来源:转载自网络,如涉版权请联系删除,特别感谢)
基础级FPGA与领域专用工具、技术以及IP组件等, ISE设计套件11.1版本还为其提供了新功能以及易于使用的增强特性。
赛灵思公司随其Virtex-6和Spartan-6 FPGA系列器件而推出的目标设计平台为嵌入式、DSP和硬件设计人员提供了范围广泛的器件、通用设计流程、IP、开发工具和运行时间平台。
ISE 设计套件11.1版本可使基于现有Virtex-5和Spartan-3 FPGA的设计开发周期缩短长达50%、平均动态功耗降低10%、开发工具性能提升一倍。
同时赛灵思早期试用客户则可利用基于最新Virtex-6和Spartan-6器件的目标设计平台开始新的设计。
如果每个人都希望去免费地获得一些东西,他一定是不会自由的。该新版本为面向多种市场和应用的基于FPGA的片上系统解决方案提供了更简单、更智能的设计方法。
全功能开发工具包DK403,为ZSP数字信号处理器家族增添了一名新成员。
DK403同时包括实时演示软件,这显示了Vianix 公司MASC(语音压缩技术)译码器和ESPICO公司MP3音频解码器的优点。
LSI逻辑公司推出的DK403提供给程序员一个全面评估ZSP400 DSP核心的程序包,它可使LSI403LP DSP标准芯片或LSI403LP DSP创新软件的设计方案快速成型。

RISC-V的开源理念应该贯彻到整个产业链,产业链伙伴应该协同起来以各种形式来支持和投入开源项目的建设,否则,中国企业将继续错过这个难得的发展机遇期。
赛灵思公司致力于为设计人员提供目标设计平台,而ISE设计套件 11.1版本的推出是一个重要里程碑。每一版本都提供了完整的FPGA设计流程,并且专门针对特定的用户群体(工程师)和特定领域的设计方法及设计环境要求进行了优化,从而使设计人员能够将更多精力集中于创建增值的、具有竞争力的差异化产品和应用。
(素材来源:转载自网络,如涉版权请联系删除,特别感谢)