128Kx72 IP协处理器工作速率硬件链路控制方式
发布时间:2020/12/27 22:14:09 访问次数:336
PRX 针对当前接收的 PIPE 地址,依据 PID 与 CRC 值确定当前包为新接收包或重传包(重传包会被丢弃)。PTX 若重发超时,在下一次重新发送时 PID 不累加。
硬件链路控制方式下,每级 FIFO 最大支持 63bytes 的 PAYLOAD,非定长模式 FIFO 的第1个 byte 代表 PAYLOAD 的长度,定长模式 PAYLOAD 长度由寄存器 FIX_PLD_LEN 配置。
软件链路控制方式下,PAYLOAD 的长度由主控 MCU 芯片决定。
硬件链路控制方式下,支持 CRC16 与 CRC8 两种模式,可通过 CRC_SEL(MISC1 寄存器的 Bit14)配置。
绝对最大额定值
输入电源电压(VCC):-0.3V~9V
PROG:-0.3V~VCC+0.3V
BAT:-4.2V~7V ·CHRG :-0.3V~10V
BAT 短路持续时间:连续
BAT 引脚电流:500mA
PROG 引脚电流:800uA
最大结温:145℃
工作环境温度范围:-40℃~85℃
贮存温度范围:-65℃~125℃
引脚温度(焊接时间 10 秒):260℃
IDT的IP协处理器支持网络处理器(NPU)和ASIC,以加速核心、城域和接入路由器中深层的包分类和传递。
IDT在先进的内存和高性能逻辑领域的专长是我们IP协处理器性能的重要组成部分。新器件的特点表明我们致力于为客户提供高性能、低能耗、与众不同的系统。
(素材来源:eccn和ttic.如涉版权请联系删除。特别感谢)
PRX 针对当前接收的 PIPE 地址,依据 PID 与 CRC 值确定当前包为新接收包或重传包(重传包会被丢弃)。PTX 若重发超时,在下一次重新发送时 PID 不累加。
硬件链路控制方式下,每级 FIFO 最大支持 63bytes 的 PAYLOAD,非定长模式 FIFO 的第1个 byte 代表 PAYLOAD 的长度,定长模式 PAYLOAD 长度由寄存器 FIX_PLD_LEN 配置。
软件链路控制方式下,PAYLOAD 的长度由主控 MCU 芯片决定。
硬件链路控制方式下,支持 CRC16 与 CRC8 两种模式,可通过 CRC_SEL(MISC1 寄存器的 Bit14)配置。
绝对最大额定值
输入电源电压(VCC):-0.3V~9V
PROG:-0.3V~VCC+0.3V
BAT:-4.2V~7V ·CHRG :-0.3V~10V
BAT 短路持续时间:连续
BAT 引脚电流:500mA
PROG 引脚电流:800uA
最大结温:145℃
工作环境温度范围:-40℃~85℃
贮存温度范围:-65℃~125℃
引脚温度(焊接时间 10 秒):260℃
IDT的IP协处理器支持网络处理器(NPU)和ASIC,以加速核心、城域和接入路由器中深层的包分类和传递。
IDT在先进的内存和高性能逻辑领域的专长是我们IP协处理器性能的重要组成部分。新器件的特点表明我们致力于为客户提供高性能、低能耗、与众不同的系统。
(素材来源:eccn和ttic.如涉版权请联系删除。特别感谢)