电感器峰值电流的屏蔽型PSYNC功能
发布时间:2020/12/21 8:44:29 访问次数:924
INTB 是一个开漏输出引脚,其内部上拉到 VDDIO。 当一个内部中,这个引脚产生一个脉冲来通知单片机。 通过在 M_INT_MASK 寄存器中设置相应的禁止,并控制每个进一次。
PSYNC 功能允许使用多个电源管理 IC 来管理输入序列,比如两个 FS85/FS84(OTP_PSYNC_CFG = 0)或一个 FS85/FS84 加上一个 PF82 (OTP_PSYNC_CFG = 1)。
当使用 PSYNC 同步两个 FS85/FS84 时,每个设备的 PSYNC 引脚应连接在一起,并上拉到 FS85/FS84 主设备的 VBOS 引脚,在此配置中,FS85#1 状态机将在 FS85#1_VPRE 前停止并等待 FS85#2 来同步 FS85#2_VPRE 启动。
制造商: ZiLOG 产品种类: 8位微控制器 -MCU RoHS: 详细信息 安装风格: SMD/SMT 封装 / 箱体: SOIC-8 核心: Z8FS040 数据总线宽度: 8 bit 程序存储器大小: 4 kB 工作电源电压: 2.7 V to 3.6 V 最大工作温度: + 105 C 系列: ZMOT0BSB0 商标: ZiLOG 计时器/计数器数量: 2 Timer 处理器系列: ZMOTION 程序存储器类型: Flash 商标名: ZMOTION
FS0B 是一个开漏的输出,用于向系统发出安全状态。FS0B 需要一个外部上拉电阻到 VDDIO 或者 VSUP,FS0B 需要一个 10nF 的滤波电容到 GND 或者一个 RC 滤波网络当其分别使用在局部或者整个全局系统中以防止干扰造成误动作。
SMPS 输入和输出电容器应选用低 ESR (陶瓷或 MLCC 类型的电容器)。最好是 X7R 陶瓷型。输入去耦电容器应尽可能靠近设备引脚。输出电容额定电压应选择为 3 倍的电压输出值,以尽量减少直流偏差退化。
SMPS 电感器应采用 ISAT 值高于最大电感器峰值电流的屏蔽型电感。
(素材来源:eccn和ttic.如涉版权请联系删除。特别感谢)
INTB 是一个开漏输出引脚,其内部上拉到 VDDIO。 当一个内部中,这个引脚产生一个脉冲来通知单片机。 通过在 M_INT_MASK 寄存器中设置相应的禁止,并控制每个进一次。
PSYNC 功能允许使用多个电源管理 IC 来管理输入序列,比如两个 FS85/FS84(OTP_PSYNC_CFG = 0)或一个 FS85/FS84 加上一个 PF82 (OTP_PSYNC_CFG = 1)。
当使用 PSYNC 同步两个 FS85/FS84 时,每个设备的 PSYNC 引脚应连接在一起,并上拉到 FS85/FS84 主设备的 VBOS 引脚,在此配置中,FS85#1 状态机将在 FS85#1_VPRE 前停止并等待 FS85#2 来同步 FS85#2_VPRE 启动。
制造商: ZiLOG 产品种类: 8位微控制器 -MCU RoHS: 详细信息 安装风格: SMD/SMT 封装 / 箱体: SOIC-8 核心: Z8FS040 数据总线宽度: 8 bit 程序存储器大小: 4 kB 工作电源电压: 2.7 V to 3.6 V 最大工作温度: + 105 C 系列: ZMOT0BSB0 商标: ZiLOG 计时器/计数器数量: 2 Timer 处理器系列: ZMOTION 程序存储器类型: Flash 商标名: ZMOTION
FS0B 是一个开漏的输出,用于向系统发出安全状态。FS0B 需要一个外部上拉电阻到 VDDIO 或者 VSUP,FS0B 需要一个 10nF 的滤波电容到 GND 或者一个 RC 滤波网络当其分别使用在局部或者整个全局系统中以防止干扰造成误动作。
SMPS 输入和输出电容器应选用低 ESR (陶瓷或 MLCC 类型的电容器)。最好是 X7R 陶瓷型。输入去耦电容器应尽可能靠近设备引脚。输出电容额定电压应选择为 3 倍的电压输出值,以尽量减少直流偏差退化。
SMPS 电感器应采用 ISAT 值高于最大电感器峰值电流的屏蔽型电感。
(素材来源:eccn和ttic.如涉版权请联系删除。特别感谢)