位置:51电子网 » 技术资料 » 显示光电

高速高精度并行仿真器ALPS数模混合

发布时间:2020/12/5 12:22:09 访问次数:776

全新高速高精度并行仿真器ALPS™完成多个模拟及嵌入式非易失性存储器IP设计项目的前后仿真/数模混合仿真并成功流片。分析处理工具Skipper™成功合作之后的再度联手。华虹宏力的工艺平台应用广泛,涉及智能卡、微控制器(MCU)、传感器、物联网、电源管理、功率器件、新能源汽车、智能电网、智能电表、智能家居、智能硬件、无线射频等领域,以其先进的差异化晶圆代工技术,致力于为客户实现更低功耗、更小尺寸、更快面市及更佳性能的芯片产品。

在大规模版图检视分析方面,华大九天Skipper™也为Tape-Out、PCM测试组件开发、物理版图检视分析等业务提供了有力支撑。


制造商

Analog Devices Inc.

制造商零件编号

HMC472ALP4ETR

描述

RF ATTENUATOR 31.5DB 50OHM 24QFN

对无铅要求的达标情况/对限制有害物质指令(RoHS)规范的达标情况 无铅/符合限制有害物质指令(RoHS)规范要求

湿气敏感性等级 (MSL) 3(168 小时)

详细描述 RF-Attenuator-0.5dB-~-31.5dB-±0.35dB-0Hz-~-3.8GHz-50-Ohms-560mW-24-VFQFN-裸露焊盘

衰减值 0.5dB ~ 31.5dB

频率范围 0Hz ~ 3.8GHz

功率(W) 560mW

阻抗 50 Ohms

封装/外壳 24-VFQFN 裸露焊盘


可扩展至数百CPU,性能最高提升10倍;基于现行的代工厂认证工作规则,全芯片DRC签核可实现100% 精准验证.


可以近线性扩展至最多960个CPU,DRC签核周转时间由数天缩短至数小时

灵活、弹性的云计算平台助客户应对激烈竞争,缩短产品上市时间

可扩展至数百CPU,设计规则检查(DRC)性能最高可提升10倍,周转时间较上一代Cadence® 解决方案由数日降至数小时。


(素材来源:21IC和ttic.如涉版权请联系删除。特别感谢)





全新高速高精度并行仿真器ALPS™完成多个模拟及嵌入式非易失性存储器IP设计项目的前后仿真/数模混合仿真并成功流片。分析处理工具Skipper™成功合作之后的再度联手。华虹宏力的工艺平台应用广泛,涉及智能卡、微控制器(MCU)、传感器、物联网、电源管理、功率器件、新能源汽车、智能电网、智能电表、智能家居、智能硬件、无线射频等领域,以其先进的差异化晶圆代工技术,致力于为客户实现更低功耗、更小尺寸、更快面市及更佳性能的芯片产品。

在大规模版图检视分析方面,华大九天Skipper™也为Tape-Out、PCM测试组件开发、物理版图检视分析等业务提供了有力支撑。


制造商

Analog Devices Inc.

制造商零件编号

HMC472ALP4ETR

描述

RF ATTENUATOR 31.5DB 50OHM 24QFN

对无铅要求的达标情况/对限制有害物质指令(RoHS)规范的达标情况 无铅/符合限制有害物质指令(RoHS)规范要求

湿气敏感性等级 (MSL) 3(168 小时)

详细描述 RF-Attenuator-0.5dB-~-31.5dB-±0.35dB-0Hz-~-3.8GHz-50-Ohms-560mW-24-VFQFN-裸露焊盘

衰减值 0.5dB ~ 31.5dB

频率范围 0Hz ~ 3.8GHz

功率(W) 560mW

阻抗 50 Ohms

封装/外壳 24-VFQFN 裸露焊盘


可扩展至数百CPU,性能最高提升10倍;基于现行的代工厂认证工作规则,全芯片DRC签核可实现100% 精准验证.


可以近线性扩展至最多960个CPU,DRC签核周转时间由数天缩短至数小时

灵活、弹性的云计算平台助客户应对激烈竞争,缩短产品上市时间

可扩展至数百CPU,设计规则检查(DRC)性能最高可提升10倍,周转时间较上一代Cadence® 解决方案由数日降至数小时。


(素材来源:21IC和ttic.如涉版权请联系删除。特别感谢)





热门点击

 

推荐技术资料

按钮与灯的互动实例
    现在赶快去看看这个目录卞有什么。FGA15N120AN... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!