位置:51电子网 » 技术资料 » 测试测量

传感器缓存和分布式处理MCU到显示屏接口的桥接

发布时间:2020/11/11 23:52:12 访问次数:655

28 nm FD-SOI工艺的低功耗FPGA技术平台,得益于功耗和MIPI 速度上的优势,基于该平台的第一款产品CrossLink-NX得到了客户广泛认可,主要用于嵌入式视觉领域。时隔半年,Lattice在近日宣布推出这款平台的第二代产品——Certus-NX,具有更高的I/O密度和更低的功耗,主要面向工业自动化、通信等市场。

同样是在 28nm FD-SOI 工艺平台上打造,在逻辑单元上也均为17-40K,Certus-NX和CrossLink-NX最大的区别有两点区别:

Certus-NX去除了硬核MIPI D-PHY,这是最大的区别,因此可以增加 I/O 的个数,这对细分市场中的一些客户是有益的。

Certus-NX增添了安全认证ECDSA位流验证,受前几代产品的启发,包括Lattice以前推出的 XO3D 产品,拥有 PFR 的功能.

考虑了功耗/散热要求,基于 Virtex UltraScale+ VU57P FPGA 的交换机和路由器能够选择无盖封装,以较简单的散热方式实现更高性能,这对于数据中心和电信基础设施具有重要意义。

移动设备的实时传感器缓存和分布式处理,功耗低于1 mW

应用处理器处于睡眠模式下的实时传感器功能

手势侦测、面部识别、声音增强、声束形成、短语侦测、双击、摇一摇唤醒和行人航位推算(PDR)功能

为可穿戴设备和家电产品实现帧缓存和图形加速

应用处理器处于睡眠模式下的实时工作显示屏

MCU到显示屏接口的桥接

多层图像加速,改善系统功耗

麦克风阵列波束形成,用于电池供电的移动产品

使用多个麦克风进行背景降噪以及音频均衡,实现更高质量的音频

由于28nm FD-SOI工艺本身的软错误率(SER)就很小,比Bulk CMOS 工艺小了 100倍。加之Lattice在芯片中引入错误检查和纠正 (ECC) 技术,在发现错误时动态改变一个比特,如果发现一个比特错误是可以自动改变的,如果发现两个比特错误时会告诉系统,指示产生 SER 了,要重新加载,从 Flash 里重新把程序刷新一次。

为了进一步推动了FPGA开发自动化,Lattice在上半年发布了软件方案Lattice Propel。“我们的 FPGA 在用到边缘的时候,很多是作为 MCU 、AP 的协处理器,所以我们的软件还是基于自己开发的软件为主。Lattice最近推出了一套 Lattice Propel 软件工具,包括完整的SDK。通过这套工具,基本上 10 分钟内就可以学会整个系统开发的过程。

Lattice已经向一部分客户提供Certus-NX的样片,相关工具和IP也已提供下载使用。


(素材来源:21IC和eccn.如涉版权请联系删除。特别感谢)

28 nm FD-SOI工艺的低功耗FPGA技术平台,得益于功耗和MIPI 速度上的优势,基于该平台的第一款产品CrossLink-NX得到了客户广泛认可,主要用于嵌入式视觉领域。时隔半年,Lattice在近日宣布推出这款平台的第二代产品——Certus-NX,具有更高的I/O密度和更低的功耗,主要面向工业自动化、通信等市场。

同样是在 28nm FD-SOI 工艺平台上打造,在逻辑单元上也均为17-40K,Certus-NX和CrossLink-NX最大的区别有两点区别:

Certus-NX去除了硬核MIPI D-PHY,这是最大的区别,因此可以增加 I/O 的个数,这对细分市场中的一些客户是有益的。

Certus-NX增添了安全认证ECDSA位流验证,受前几代产品的启发,包括Lattice以前推出的 XO3D 产品,拥有 PFR 的功能.

考虑了功耗/散热要求,基于 Virtex UltraScale+ VU57P FPGA 的交换机和路由器能够选择无盖封装,以较简单的散热方式实现更高性能,这对于数据中心和电信基础设施具有重要意义。

移动设备的实时传感器缓存和分布式处理,功耗低于1 mW

应用处理器处于睡眠模式下的实时传感器功能

手势侦测、面部识别、声音增强、声束形成、短语侦测、双击、摇一摇唤醒和行人航位推算(PDR)功能

为可穿戴设备和家电产品实现帧缓存和图形加速

应用处理器处于睡眠模式下的实时工作显示屏

MCU到显示屏接口的桥接

多层图像加速,改善系统功耗

麦克风阵列波束形成,用于电池供电的移动产品

使用多个麦克风进行背景降噪以及音频均衡,实现更高质量的音频

由于28nm FD-SOI工艺本身的软错误率(SER)就很小,比Bulk CMOS 工艺小了 100倍。加之Lattice在芯片中引入错误检查和纠正 (ECC) 技术,在发现错误时动态改变一个比特,如果发现一个比特错误是可以自动改变的,如果发现两个比特错误时会告诉系统,指示产生 SER 了,要重新加载,从 Flash 里重新把程序刷新一次。

为了进一步推动了FPGA开发自动化,Lattice在上半年发布了软件方案Lattice Propel。“我们的 FPGA 在用到边缘的时候,很多是作为 MCU 、AP 的协处理器,所以我们的软件还是基于自己开发的软件为主。Lattice最近推出了一套 Lattice Propel 软件工具,包括完整的SDK。通过这套工具,基本上 10 分钟内就可以学会整个系统开发的过程。

Lattice已经向一部分客户提供Certus-NX的样片,相关工具和IP也已提供下载使用。


(素材来源:21IC和eccn.如涉版权请联系删除。特别感谢)

热门点击

 

推荐技术资料

音频变压器DIY
    笔者在本刊今年第六期上着重介绍了“四夹三”音频变压器的... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!