全新AI加速器比较器配合使用的SRAM电路
发布时间:2020/11/10 23:50:59 访问次数:833
为构建全新AI加速器,瑞萨推出了以下三种技术。一是可执行大规模CNN计算的三进制(-1,0,1)SRAM结构PIM技术。二是与比较器配合使用的SRAM电路,可在低功耗下读取存储器数据。三是能够防止在制造过程中因工艺变化而导致的计算错误。将以上技术结合,既能缩短深度学习处理中的存储器访问时间,又可降低乘法和累加运算所需的功率。因此,当通过手写字符识别测试(MNIST)进行评估时,新加速器在保持99%以上准确率的同时,达到了业界最高能效等级。
二进制(0,1)SRAM结构只能处理值为0或1的数据,PIM架构无法通过单比特计算获得足够的大规模CNN运算精度水平。此外,制造过程中的工艺变化导致这些运算的可靠性降低。针对这些问题,瑞萨现已开发出攻克这些问题的三大技术,并将其作为实现未来革命性AI芯片的前沿技术应用于下一代e-AI解决方案,例如对性能和功率效率有较高要求的可穿戴设备及机器人等。
积极拓展生态系统、合作伙伴;
专注于垂直应用;
更广泛支持中小客户。
针对应用需求推出更有针对性的产品线,如更高性能、更低功耗、无线链接及更具成本竞争力等方面需求;另一方面则是更强大的软件生态的建设,包括开发平台、人工智能、图形设计、安全服务等方面。
双核造就MCU性能之王
意法半导体微控制器事业部STM32高性能产品线推出的STM32H7。
STM32H7双核产品包括两个内核,一个是480 MHz主频的Cortex-M7,内置一个双精度浮点运算单元,MPU、DSP、一级缓存;另外一个核是240 MHz主频的Cortex-M4内核,内置单精度FPU,DSP、MPU以及ST独有的ART加速器。双核的架构使新推出的STM32H7具备了强悍的性能表现,CoreMark得分达到3200以上。
AD-FMCOMMS[234]-EBZ卡是一款高速模拟FMC模块,旨在展示AD9361这款高性能、高度集成的RF捷变收发器,设计用于RF,如3G和4G基站以及SW软件定义无线电。现在大多数软件无线电产品研发和射频芯片验证都采用此板卡。
集成12位DAC和ADC的RF 2 × 2收发器TX频段:47 MHz至6.0 GHzRX频段:70 MHz至6.0 GHz支持TDD和FDD操作可调谐通道带宽:<200 kHz至56 MHz双通道接收器:6路差分或12路单端输入出色的接收器灵敏度,噪声系数为2 dB (800 MHz LO)RX增益控制实时监控和控制信号用于手动增益独立的自动增益控制双发射器:4路差分输出高线性度宽带发射器TX EVM:≤−40 dBTX噪声:≤−157 dBm/Hz本底噪声TX监控器:动态范围≥66 dB,精度=1 dB集成式小数N分频频率合成器2.4 Hz最大本振(LO)步长多器件同步CMOS/LVDS数字接口
(素材来源:eccn.如涉版权请联系删除。特别感谢)
为构建全新AI加速器,瑞萨推出了以下三种技术。一是可执行大规模CNN计算的三进制(-1,0,1)SRAM结构PIM技术。二是与比较器配合使用的SRAM电路,可在低功耗下读取存储器数据。三是能够防止在制造过程中因工艺变化而导致的计算错误。将以上技术结合,既能缩短深度学习处理中的存储器访问时间,又可降低乘法和累加运算所需的功率。因此,当通过手写字符识别测试(MNIST)进行评估时,新加速器在保持99%以上准确率的同时,达到了业界最高能效等级。
二进制(0,1)SRAM结构只能处理值为0或1的数据,PIM架构无法通过单比特计算获得足够的大规模CNN运算精度水平。此外,制造过程中的工艺变化导致这些运算的可靠性降低。针对这些问题,瑞萨现已开发出攻克这些问题的三大技术,并将其作为实现未来革命性AI芯片的前沿技术应用于下一代e-AI解决方案,例如对性能和功率效率有较高要求的可穿戴设备及机器人等。
积极拓展生态系统、合作伙伴;
专注于垂直应用;
更广泛支持中小客户。
针对应用需求推出更有针对性的产品线,如更高性能、更低功耗、无线链接及更具成本竞争力等方面需求;另一方面则是更强大的软件生态的建设,包括开发平台、人工智能、图形设计、安全服务等方面。
双核造就MCU性能之王
意法半导体微控制器事业部STM32高性能产品线推出的STM32H7。
STM32H7双核产品包括两个内核,一个是480 MHz主频的Cortex-M7,内置一个双精度浮点运算单元,MPU、DSP、一级缓存;另外一个核是240 MHz主频的Cortex-M4内核,内置单精度FPU,DSP、MPU以及ST独有的ART加速器。双核的架构使新推出的STM32H7具备了强悍的性能表现,CoreMark得分达到3200以上。
AD-FMCOMMS[234]-EBZ卡是一款高速模拟FMC模块,旨在展示AD9361这款高性能、高度集成的RF捷变收发器,设计用于RF,如3G和4G基站以及SW软件定义无线电。现在大多数软件无线电产品研发和射频芯片验证都采用此板卡。
集成12位DAC和ADC的RF 2 × 2收发器TX频段:47 MHz至6.0 GHzRX频段:70 MHz至6.0 GHz支持TDD和FDD操作可调谐通道带宽:<200 kHz至56 MHz双通道接收器:6路差分或12路单端输入出色的接收器灵敏度,噪声系数为2 dB (800 MHz LO)RX增益控制实时监控和控制信号用于手动增益独立的自动增益控制双发射器:4路差分输出高线性度宽带发射器TX EVM:≤−40 dBTX噪声:≤−157 dBm/Hz本底噪声TX监控器:动态范围≥66 dB,精度=1 dB集成式小数N分频频率合成器2.4 Hz最大本振(LO)步长多器件同步CMOS/LVDS数字接口
(素材来源:eccn.如涉版权请联系删除。特别感谢)
热门点击
- LVDS信号受控阻抗传输线进行传输
- 环境湿度导致传感器内部的电解质变干
- 10kHz至350MHz之间任意频率相位抖动
- 串联电容耦合低电平脉冲芯片AGC电路
- 增大偏置电流带宽和摆率
- 1200V硅绝缘栅双极晶体管栅阈值电压
- 向漏电流功耗随TVS结温增加而下降
- 半桥电路功率管磁芯饱和所致
- 单光子激光雷达探测的三维重构图像
- 全新AI加速器比较器配合使用的SRAM电路
推荐技术资料
- 泰克新发布的DSA830
- 泰克新发布的DSA8300在一台仪器中同时实现时域和频域分析,DS... [详细]