游标电流标称电阻容差误差
发布时间:2020/6/9 23:48:04 访问次数:2002
标称电阻容差误差:±8%(最大值)
游标电流:±6 mA
可变电阻器模式下
的温度系数: 35 ppm/°C
低功耗:2.5 μA(最大值,2.7 V,125°C)
宽带宽:4 MHz(5 kΩ选项)
上电EEPROM刷新时间:< 50 μs
125°C时典型数据保留期:50年
100万写周期
模拟电源电压:2.3 V至5.5 V
逻辑电源电压:1.8 V至5.5 V
宽工作温度范围:−40℃至+125℃
2 mm × 2 mm × 0.55 mm、
8引脚超薄
LFCSP封装
应用
机械电位计
替代产品
便携式电子设备
电平调整
音量控制
低分辨率DAC
LCD面板亮度
和对比度控制
可编程电压至电流转换
可编程滤波器、
延迟、
时间常数
反馈电阻可编程电源
传感器校准
用一根很细的金属丝压在光洁的半导体晶片表面,通以脉冲电流,使触丝一端与晶片牢固地烧结在一起,形成一个“PN结”。
面接触型二极管的“PN结”面积较大,允许通过较大的电流(几安到几十安),主要用于把交流电变换成直流电的“整流”电路中。
平面型二极管是一种特制的硅二极管,它不仅能通过较大的电流,而且性能稳定可靠,多用于开关、脉冲及高频电路中。
二极管又称晶体二极管,简称二极管(diode),在半导体二极管内部有一个PN结两个引线端子,这种电子器件按照外加电压的方向,具备单向电流传导性。
晶体二极管是一个由p型半导体和n型半导体烧结形成的p-n结界面。
频率弹性可在线编程的CMOS时钟发生器。新推出的8路时钟发生器Si5350/51内置压控石英晶体振荡器(VCXO),能以单一时钟IC取代传统的多器件锁相环(PLL)解决方案,与其他时钟产品相比,Si5350/51可提供两倍的频率弹性,且可分别降低70%的抖动和30%的功耗。Si5350/51时钟发生器针对成本敏感的消费性电子产品提供最佳化方案,例如数字录像机(DVR)、高清电视(HDTV)、机顶盒和游戏机系统,以及打印机、投影仪、视频会议设备、刀片式服务器(Blade Server)、单板计算机、磁盘阵列(RAID)系统、超微型基站(Femtocell)及电信客户端设备等。
Si5350/51时钟发生器采用Silicon Labs专利的MultiSynth技术,可比目前市场上所有的3-PLL或4-PLL时钟发生器提供更优异的频率弹性、更低的抖动、更少的功耗和更小的电路板面积。不同于传统的时钟发生器需使用独立的PLL去合成每一个非整数(non-integer)相关的输出频率,Si5350/51可依据其8路输出时钟中的每一个频率合成特定的频率,通过将频率合成功能集成至时钟IC上的输出分频器而非PLL中,Si5350/51可提供等同于8个PLL所能达到的频率合成能力,同时还能大幅降低板卡面积和功耗。
http://susin.51dzw.com/
(素材来源:21IC和ttic和eechina.如涉版权请联系删除。特别感谢)
标称电阻容差误差:±8%(最大值)
游标电流:±6 mA
可变电阻器模式下
的温度系数: 35 ppm/°C
低功耗:2.5 μA(最大值,2.7 V,125°C)
宽带宽:4 MHz(5 kΩ选项)
上电EEPROM刷新时间:< 50 μs
125°C时典型数据保留期:50年
100万写周期
模拟电源电压:2.3 V至5.5 V
逻辑电源电压:1.8 V至5.5 V
宽工作温度范围:−40℃至+125℃
2 mm × 2 mm × 0.55 mm、
8引脚超薄
LFCSP封装
应用
机械电位计
替代产品
便携式电子设备
电平调整
音量控制
低分辨率DAC
LCD面板亮度
和对比度控制
可编程电压至电流转换
可编程滤波器、
延迟、
时间常数
反馈电阻可编程电源
传感器校准
用一根很细的金属丝压在光洁的半导体晶片表面,通以脉冲电流,使触丝一端与晶片牢固地烧结在一起,形成一个“PN结”。
面接触型二极管的“PN结”面积较大,允许通过较大的电流(几安到几十安),主要用于把交流电变换成直流电的“整流”电路中。
平面型二极管是一种特制的硅二极管,它不仅能通过较大的电流,而且性能稳定可靠,多用于开关、脉冲及高频电路中。
二极管又称晶体二极管,简称二极管(diode),在半导体二极管内部有一个PN结两个引线端子,这种电子器件按照外加电压的方向,具备单向电流传导性。
晶体二极管是一个由p型半导体和n型半导体烧结形成的p-n结界面。
频率弹性可在线编程的CMOS时钟发生器。新推出的8路时钟发生器Si5350/51内置压控石英晶体振荡器(VCXO),能以单一时钟IC取代传统的多器件锁相环(PLL)解决方案,与其他时钟产品相比,Si5350/51可提供两倍的频率弹性,且可分别降低70%的抖动和30%的功耗。Si5350/51时钟发生器针对成本敏感的消费性电子产品提供最佳化方案,例如数字录像机(DVR)、高清电视(HDTV)、机顶盒和游戏机系统,以及打印机、投影仪、视频会议设备、刀片式服务器(Blade Server)、单板计算机、磁盘阵列(RAID)系统、超微型基站(Femtocell)及电信客户端设备等。
Si5350/51时钟发生器采用Silicon Labs专利的MultiSynth技术,可比目前市场上所有的3-PLL或4-PLL时钟发生器提供更优异的频率弹性、更低的抖动、更少的功耗和更小的电路板面积。不同于传统的时钟发生器需使用独立的PLL去合成每一个非整数(non-integer)相关的输出频率,Si5350/51可依据其8路输出时钟中的每一个频率合成特定的频率,通过将频率合成功能集成至时钟IC上的输出分频器而非PLL中,Si5350/51可提供等同于8个PLL所能达到的频率合成能力,同时还能大幅降低板卡面积和功耗。
http://susin.51dzw.com/
(素材来源:21IC和ttic和eechina.如涉版权请联系删除。特别感谢)
上一篇:低导通电阻和更高的最大电流
上一篇:动态降低输出时钟频率