位置:51电子网 » 技术资料 » 消费类电子

高速数据传输和高容量存储的应用

发布时间:2020/6/4 9:00:28 访问次数:2513

VersaClock III 器件是专为高性能消费、电信、网络和数据通信应用设计的可编程时钟发生器,可以更经济有效地在多个晶体和振荡器之间进行选择。这些可编程计时解决方案对节省占板空间和保持功效非常关键,因其体积可能不允许全定制解决方案。多个具有各种不同需求的系统能够整合成更少的可编程器件,以改善库存管理。

为了最大可能实现设计灵活性,IDT VersaClock 系列采用了 4 个内部 PLL。每个 PLL 都是可编程的,并能产生 4 个唯一的频率。此外,两个 PLL 采用了减少电磁干扰的展频技术,最大程度确保了信号的完整性。为了实现更高的集成,VCXO 型号可确保 IDT 客户获得符合行业计时标准的兼容性。

新计时器件还采用了一个 I2C 接口,可在正常运行中实现可编程。内部 EEPROM 有助于用户在上电情况下保存和恢复器件配置,而不需要重新编程,从而节省宝贵的设计时间,最大限度地提高投资回报率。另外,新 VersaClock 器件能产生从 5kHz 到 500MHz 的频率,并兼容许多不同的输出类型——从单端 LVCMOS 到差分 LVDS、LVPECL 和 HCSL---支持单个器件的所有计时系统,赋予设计者更多选择。

VersaClock III 器件具有低抖动和时钟冗余,以及无毛刺自动或手动切换功能,在一级时钟源正常运行情况下发生时钟错误时,可以选择使用二级时钟源,以改善计时和器件性能。

定价和供货

VersaClock 器件采用几种封装,包括 28 引脚 TSSOP 和 32 引脚 VFQFPN 封装。

四款全新处理器 — TMS320C6742、TMS320C6746、TMS320C6748 以及 OMAP-L138也是业界功耗最低的浮点数字信号处理器 (DSP),可充分满足高能效、连通性设计对高集成度外设、更低热量耗散以及更长电池使用寿命的需求。

显著降低工业、通信、医疗诊断和音频等多种产品的总体系统成本。例如,继电保护系统可充分受益于OMAP-L138 器件的定点/浮点 DSP、ARM9、以太网控制器 (EMAC) 与 LCD 控制器,其成本较当前解决方案可降低近14 美元。对诸如测量测试、公共安全无线电、音乐特效以及智能家居传感器等需要高速数据传输和高容量存储的应用而言,这些处理器不仅具备通用并行端口 (uPP),同时也是 TI 首批集成串行高级技术附件 (SATA)的器件。

拥有高达 300 MHz 的性能,可通过动态电压与频率缩放 (DVFS) 及多种省电模式管理片上电源。若配合 TI 电源管理软件和配套模拟解决方案,开发人员无需成为节能技术专家即可优化系统,提高性能,降低功耗。为了简化设计工作,缩短开发时间,新产品都是引脚对引脚兼容,可与所有 TMS320C6000 器件实现代码兼容,并配套提供低成本的实验板和功能齐备的评估板 (EVM)。

OMAP-L138 处理器的特性与优势: 构建于 C6748 DSP 基础之上的双内核处理器采用 300 MHz ARM9,可为开发人员提供了高度的灵活性,从而使他们能够为其应用添加直观易用的人机接口、触摸屏或网络功能ARM9 使开发人员能够实施 Linux 等高级操作系统;不同使用情况下总功耗为 440mW,待机模式功耗为 15mW。其采用 OMAP-L138 模块上系统 (SOM)、64 MB mDDR、开源 Linux、DSP/BIOS 驱动程序,可用于上述四款产品任何一款的开发工作;TI OMAP-L138/C6748 EVM 适用于需要全面外设接入、全方位TI 技术支持的开发人员。该 EVM 建立在实验板基础之上,具有额外的 C6748 SOM、双倍容量的存储器 (128 MB mDDR) 以及针对连接外设的全面支持;

(素材来源:21IC和ttic和eechina.如涉版权请联系删除。特别感谢)

深圳市永拓丰科技有限公司http://ytf02.51dzw.com/

VersaClock III 器件是专为高性能消费、电信、网络和数据通信应用设计的可编程时钟发生器,可以更经济有效地在多个晶体和振荡器之间进行选择。这些可编程计时解决方案对节省占板空间和保持功效非常关键,因其体积可能不允许全定制解决方案。多个具有各种不同需求的系统能够整合成更少的可编程器件,以改善库存管理。

为了最大可能实现设计灵活性,IDT VersaClock 系列采用了 4 个内部 PLL。每个 PLL 都是可编程的,并能产生 4 个唯一的频率。此外,两个 PLL 采用了减少电磁干扰的展频技术,最大程度确保了信号的完整性。为了实现更高的集成,VCXO 型号可确保 IDT 客户获得符合行业计时标准的兼容性。

新计时器件还采用了一个 I2C 接口,可在正常运行中实现可编程。内部 EEPROM 有助于用户在上电情况下保存和恢复器件配置,而不需要重新编程,从而节省宝贵的设计时间,最大限度地提高投资回报率。另外,新 VersaClock 器件能产生从 5kHz 到 500MHz 的频率,并兼容许多不同的输出类型——从单端 LVCMOS 到差分 LVDS、LVPECL 和 HCSL---支持单个器件的所有计时系统,赋予设计者更多选择。

VersaClock III 器件具有低抖动和时钟冗余,以及无毛刺自动或手动切换功能,在一级时钟源正常运行情况下发生时钟错误时,可以选择使用二级时钟源,以改善计时和器件性能。

定价和供货

VersaClock 器件采用几种封装,包括 28 引脚 TSSOP 和 32 引脚 VFQFPN 封装。

四款全新处理器 — TMS320C6742、TMS320C6746、TMS320C6748 以及 OMAP-L138也是业界功耗最低的浮点数字信号处理器 (DSP),可充分满足高能效、连通性设计对高集成度外设、更低热量耗散以及更长电池使用寿命的需求。

显著降低工业、通信、医疗诊断和音频等多种产品的总体系统成本。例如,继电保护系统可充分受益于OMAP-L138 器件的定点/浮点 DSP、ARM9、以太网控制器 (EMAC) 与 LCD 控制器,其成本较当前解决方案可降低近14 美元。对诸如测量测试、公共安全无线电、音乐特效以及智能家居传感器等需要高速数据传输和高容量存储的应用而言,这些处理器不仅具备通用并行端口 (uPP),同时也是 TI 首批集成串行高级技术附件 (SATA)的器件。

拥有高达 300 MHz 的性能,可通过动态电压与频率缩放 (DVFS) 及多种省电模式管理片上电源。若配合 TI 电源管理软件和配套模拟解决方案,开发人员无需成为节能技术专家即可优化系统,提高性能,降低功耗。为了简化设计工作,缩短开发时间,新产品都是引脚对引脚兼容,可与所有 TMS320C6000 器件实现代码兼容,并配套提供低成本的实验板和功能齐备的评估板 (EVM)。

OMAP-L138 处理器的特性与优势: 构建于 C6748 DSP 基础之上的双内核处理器采用 300 MHz ARM9,可为开发人员提供了高度的灵活性,从而使他们能够为其应用添加直观易用的人机接口、触摸屏或网络功能ARM9 使开发人员能够实施 Linux 等高级操作系统;不同使用情况下总功耗为 440mW,待机模式功耗为 15mW。其采用 OMAP-L138 模块上系统 (SOM)、64 MB mDDR、开源 Linux、DSP/BIOS 驱动程序,可用于上述四款产品任何一款的开发工作;TI OMAP-L138/C6748 EVM 适用于需要全面外设接入、全方位TI 技术支持的开发人员。该 EVM 建立在实验板基础之上,具有额外的 C6748 SOM、双倍容量的存储器 (128 MB mDDR) 以及针对连接外设的全面支持;

(素材来源:21IC和ttic和eechina.如涉版权请联系删除。特别感谢)

深圳市永拓丰科技有限公司http://ytf02.51dzw.com/

热门点击

 

推荐技术资料

中国传媒大学传媒博物馆开
    传媒博物馆开馆仪式隆童举行。教育都i国家广电总局等部门... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!