位置:51电子网 » 技术资料 » 通信网络

数字控制阻抗(DCI)有源终端

发布时间:2020/4/15 8:47:40 访问次数:7833


TA1056F组合高级硅模块块(ASMBL™) 具有多种灵活功能的体系结构,Virtex-4Xilinx系列极大地增强了可编程逻辑设计能力,使其成为ASIC的强大替代品技术。Virtex-4 FPGAs由三个平台系列LX、FX和SX组成,提供多种功能选择和用于处理所有复杂应用程序的组合。Virtex-4fpga硬核块的广泛阵列包括PowerPC®处理器(带有新的APU接口)、三模式以太网Mac、622 Mb/s至6.5 Gb/s串行收发器,专用的DSP芯片、高速时钟管理电路和源同步接口块。基本Virtex-4在流行的Virtex、Virtex-E、Virtex II、Virtex II Pro和Virtex II Pro X产品系列,因此上一代设计向上兼容。Virtex-4设备是在采用300毫米(12英寸)晶圆技术的最新90纳米铜工艺。


 

Virtex-4家族特征综述

三个系列-LX/SX/FX

-Virtex-4lx:高性能逻辑应用解决方案

-Virtex-4sx:数字信号的高性能解决方案

处理(DSP)应用程序

-Virtex-4 FX:高性能全功能解决方案

嵌入式平台应用

氙气™ 时钟技术

-数字时钟管理器(DCM)块

-附加相位匹配时钟分配器(PMCD)

-差分全球时钟

XtremeDSP公司™ 切片

-18 x 18,二补,有符号乘法器

-可选管道阶段

-内置累加器(48位)和加法器/减法器

智能RAM内存层次结构

-分布式RAM

-双端口18 Kbit RAM块

 

·可选管道阶段

·可选可编程FIFO逻辑自动

将RAM信号重新映射为FIFO信号

-高速内存接口支持DDR和DDR-2

SDRAM、QDR-II和RLDRAM-II。

选择™ 技术

-1.5V至3.3V I/O操作

-内置芯片同步™ 源同步技术

-数字控制阻抗(DCI)有源终端

-细粒度I/O银行(一个银行中的配置)

灵活的逻辑资源

安全芯片AES比特流加密

90纳米铜CMOS工艺

1.2V核心电压

倒装芯片封装,包括无铅封装

选择

火箭™ 622 Mb/s到6.5 Gb/s万兆

收发器(MGT)[仅限外汇]

IBM PowerPC RISC处理器核心[仅限FX]

-PowerPC 405(PPC405)核心

-辅助处理器单元接口(用户协处理器)

多个三模以太网Mac[仅限FX]

0个

Virtex-4系列概述

DS112(v3.1)2010年8月30日0产品规范

 

http://susin.51dzw.com/

(素材来源:ttic和eepw.如涉版权请联系删除。特别感谢)



TA1056F组合高级硅模块块(ASMBL™) 具有多种灵活功能的体系结构,Virtex-4Xilinx系列极大地增强了可编程逻辑设计能力,使其成为ASIC的强大替代品技术。Virtex-4 FPGAs由三个平台系列LX、FX和SX组成,提供多种功能选择和用于处理所有复杂应用程序的组合。Virtex-4fpga硬核块的广泛阵列包括PowerPC®处理器(带有新的APU接口)、三模式以太网Mac、622 Mb/s至6.5 Gb/s串行收发器,专用的DSP芯片、高速时钟管理电路和源同步接口块。基本Virtex-4在流行的Virtex、Virtex-E、Virtex II、Virtex II Pro和Virtex II Pro X产品系列,因此上一代设计向上兼容。Virtex-4设备是在采用300毫米(12英寸)晶圆技术的最新90纳米铜工艺。


 

Virtex-4家族特征综述

三个系列-LX/SX/FX

-Virtex-4lx:高性能逻辑应用解决方案

-Virtex-4sx:数字信号的高性能解决方案

处理(DSP)应用程序

-Virtex-4 FX:高性能全功能解决方案

嵌入式平台应用

氙气™ 时钟技术

-数字时钟管理器(DCM)块

-附加相位匹配时钟分配器(PMCD)

-差分全球时钟

XtremeDSP公司™ 切片

-18 x 18,二补,有符号乘法器

-可选管道阶段

-内置累加器(48位)和加法器/减法器

智能RAM内存层次结构

-分布式RAM

-双端口18 Kbit RAM块

 

·可选管道阶段

·可选可编程FIFO逻辑自动

将RAM信号重新映射为FIFO信号

-高速内存接口支持DDR和DDR-2

SDRAM、QDR-II和RLDRAM-II。

选择™ 技术

-1.5V至3.3V I/O操作

-内置芯片同步™ 源同步技术

-数字控制阻抗(DCI)有源终端

-细粒度I/O银行(一个银行中的配置)

灵活的逻辑资源

安全芯片AES比特流加密

90纳米铜CMOS工艺

1.2V核心电压

倒装芯片封装,包括无铅封装

选择

火箭™ 622 Mb/s到6.5 Gb/s万兆

收发器(MGT)[仅限外汇]

IBM PowerPC RISC处理器核心[仅限FX]

-PowerPC 405(PPC405)核心

-辅助处理器单元接口(用户协处理器)

多个三模以太网Mac[仅限FX]

0个

Virtex-4系列概述

DS112(v3.1)2010年8月30日0产品规范

 

http://susin.51dzw.com/

(素材来源:ttic和eepw.如涉版权请联系删除。特别感谢)


热门点击

 

推荐技术资料

耳机的焊接
    整机电路简单,用洞洞板搭线比较方便。EM8621实际采... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!