TI 3.3V电源PECL/TTL转换器
发布时间:2007/8/31 0:00:00 访问次数:2029
德州仪器公司 (TI) 宣布推出七款伪发射极耦合逻辑 (PECL) 以及转换器/晶体管逻辑 (TTL) 驱动器与接收机,其中包括业界第一款 3.3-V PECL 转换器以及五款直接替换杰尔系统公司 (Agere) 已停用的转换器的器件。这些器件可在差动输入逻辑电平与 TTL 输出逻辑电平之间进行转换。根据设计,用于处理平衡传输线路上的数字数据或时钟信号,是诸如电信与医学成像等应用领域的最佳选择。
3.3-V TB3R1 与 TB3R2 四通道差动 PECL 接收机为过去使用 5-V 电源 PECL 器件的设计人员提供了低电压升级路径。而另外 5 款器件(TB5D1M、TB5D2H、TB5R1、TB5R2 与 TB5T1)提供的组合功能则可替换 9 种以前的 Agere PECL 器件。这些器件可与原来的 Agere 外露引脚相兼容,从而可进行插入式更换。每款新器件均可提供 3-kV HBM 以及 2-kV CDM 静电放电 (ESD) 保护,其工作温度范围介于 -40°C 到 85°C 之间。
关键特性
四通道差动 PECL 驱动器(TB5D1M 与 TB5D2H)
· 将 PECL 输入电平转换成 TTL 输出逻辑电平;
· 工作电压为 5.0-V 或 3.3-V;
· (TB5D1M) 对差动输出提供过压保护;
· (TB5D2H) 当VCC = 0时,不存在线路负载;
· 三态输出,并且第三态的电平不足 0.1 V;
· 逻辑输入包括连接至 VCC、约为 40 kOhm 的内部上拉电阻器,以确保输入为开路时保持 逻辑高电平输入。
四通道差动 PECL 接收机(TB5R1、TB5R2、TB3R1、TB3R2)
· 将 PECL 输入电平转换成 TTL 输出逻辑电平;
· 5-V 电源(TB5R1、TB5R2);
· 3.3-V 电源(TB3R1、TB3R2);
· 50 mV 磁滞 (hysterisis)(TB5R1、TB3R1);
· 首选状态输出(TB5R2、TB3R2);
· 接收机输入电路的断电负载特征大约为 8 kOhm(与电源有关),能够避免在器件断电后对传输线路产生负载;
· 启动输入包括连接至 VCC、约为 40 kOhm 的内部上拉电阻器,以确保输入为开路时保持逻辑高电平输入。
四通道差动 PECL 驱动器/接收机 (TB5T1)
· 5-V 电源;
· 将 TTL 输入电平转换成差动 PECL 输出电平(驱动器)或将 PECL 输入电平转换成 TTL 输出电平(接收机);
· 逻辑输入包括连接至 VCC、约为 40 kOhm 的内部上拉电阻器,以确保输入为开路时保持逻辑高电平输入;
· 接收机输入电路的断电负载特征约为 8 kOhm(与电源有关),能够避免在器件断电后对传输线路产生负载;
· 每对器件均有其自带的共模启动控件,从而可以在单个电路上发送和接收串行数据以及控制时钟;
· 与终端电阻器组成电路,当该电路断电后,线路可保持阻抗匹配状态。
德州仪器公司 (TI) 宣布推出七款伪发射极耦合逻辑 (PECL) 以及转换器/晶体管逻辑 (TTL) 驱动器与接收机,其中包括业界第一款 3.3-V PECL 转换器以及五款直接替换杰尔系统公司 (Agere) 已停用的转换器的器件。这些器件可在差动输入逻辑电平与 TTL 输出逻辑电平之间进行转换。根据设计,用于处理平衡传输线路上的数字数据或时钟信号,是诸如电信与医学成像等应用领域的最佳选择。
3.3-V TB3R1 与 TB3R2 四通道差动 PECL 接收机为过去使用 5-V 电源 PECL 器件的设计人员提供了低电压升级路径。而另外 5 款器件(TB5D1M、TB5D2H、TB5R1、TB5R2 与 TB5T1)提供的组合功能则可替换 9 种以前的 Agere PECL 器件。这些器件可与原来的 Agere 外露引脚相兼容,从而可进行插入式更换。每款新器件均可提供 3-kV HBM 以及 2-kV CDM 静电放电 (ESD) 保护,其工作温度范围介于 -40°C 到 85°C 之间。
关键特性
四通道差动 PECL 驱动器(TB5D1M 与 TB5D2H)
· 将 PECL 输入电平转换成 TTL 输出逻辑电平;
· 工作电压为 5.0-V 或 3.3-V;
· (TB5D1M) 对差动输出提供过压保护;
· (TB5D2H) 当VCC = 0时,不存在线路负载;
· 三态输出,并且第三态的电平不足 0.1 V;
· 逻辑输入包括连接至 VCC、约为 40 kOhm 的内部上拉电阻器,以确保输入为开路时保持 逻辑高电平输入。
四通道差动 PECL 接收机(TB5R1、TB5R2、TB3R1、TB3R2)
· 将 PECL 输入电平转换成 TTL 输出逻辑电平;
· 5-V 电源(TB5R1、TB5R2);
· 3.3-V 电源(TB3R1、TB3R2);
· 50 mV 磁滞 (hysterisis)(TB5R1、TB3R1);
· 首选状态输出(TB5R2、TB3R2);
· 接收机输入电路的断电负载特征大约为 8 kOhm(与电源有关),能够避免在器件断电后对传输线路产生负载;
· 启动输入包括连接至 VCC、约为 40 kOhm 的内部上拉电阻器,以确保输入为开路时保持逻辑高电平输入。
四通道差动 PECL 驱动器/接收机 (TB5T1)
· 5-V 电源;
· 将 TTL 输入电平转换成差动 PECL 输出电平(驱动器)或将 PECL 输入电平转换成 TTL 输出电平(接收机);
· 逻辑输入包括连接至 VCC、约为 40 kOhm 的内部上拉电阻器,以确保输入为开路时保持逻辑高电平输入;
· 接收机输入电路的断电负载特征约为 8 kOhm(与电源有关),能够避免在器件断电后对传输线路产生负载;
· 每对器件均有其自带的共模启动控件,从而可以在单个电路上发送和接收串行数据以及控制时钟;
· 与终端电阻器组成电路,当该电路断电后,线路可保持阻抗匹配状态。