位置:51电子网 » 技术资料 » IC/元器件

ad9434bcpz-500 进出CLB信号的连线资源

发布时间:2020/1/16 17:41:09 访问次数:1789

ad9434bcpz-500实现2位二进制加法运算电路,输入/输出模块lOB,IOB是FPGA外部封装引脚和内部逻辑间的接口。每个IOB对应一个封装引脚,通过对IOB编程,可将引脚分别定义为输入、输出和双向功能。IOB的简化原理图如图7.4.7所示。图中的Ⅴcc。和ⅤREF引脚与其他IOB共用。IOB中有输人和输出两条信号通路。当I/0引脚用作输出时,内部逻辑信号由@端进人IOB模块,由可编程数据选择器确定是直接送输出缓冲器还是经过D触发器寄存后再送输出缓冲器。输出缓冲器使能控制信号r可以直接控制输出缓冲器,也可以通过触发器TFF后再控制输出缓冲器。当I/0引脚用作输入时,引脚上的输人信号经过输入缓冲器,可以直接由J进人内部逻辑电路,也可以经触发器IFF寄存后由四输人到内部逻辑电路中。没有用到的引脚被预置为高阻态。


可编程延时电路可以控制输入信号进人的时机,保证内部逻辑电路协调工Bank。同一个Bank中Ⅴcc。引脚只能用同一个电压值,VRm也只能用同一个电压值。但不是所有VREF引脚都必须输人一个参考电压,即需要输入的接同一电压值,不需要输入的可以不接参考电压。FPGA的规模不同,每个Bank中Vcc。引脚和VRm引脚的数量也不相同。不同的Bank可以与不同I/0信号传输标准的逻辑电路进行接口。这一特性可以使FPGA工作在由不同工作电源构成的复杂系统中,而FPGA内部逻辑电路则在其所谓的核心电源(Core Powersupply①)下工作。

图7.4.9 spartan-Ⅱ、Virtex系列FPGA中的Bank分布

注:BankO、Bank1、Bank4和Bank5中各包含1个全局时钟输人缓冲器

可编程布线资源,FPGA中有多种布线资源,包括局部布线资源、通用布线资源、I/0布线资源、专用布线资源和全局布线资源等,它们分别承担了不同的连线任务。

局部布线资源,局部布线资源是指进出CLB信号的连线资源,其示意图如图7,4.10所示。其中GRM②为通用布线矩阵。局部布线资源主要包括三部分连接:CLB到GRM之间的连接;CLB的输出到自身输人的高速反馈连接;CLB到水平相邻CLB间的直通快速连接,避免了通过GRM产生的延时。

通用布线区,通用布线区由GRM及其连线构成。GRM是行线资源与列线资源互联的开关矩阵,其结构如图7.4.11所示。通用布线区是FPGA中主要的内连资源。

xilinx公司的FPGA芯片以VccNT标注。

系General Rouung Matnx的缩写,现场可编程闸阵列.

深圳市唯有度科技有限公司http://wydkj.51dzw.com/




ad9434bcpz-500实现2位二进制加法运算电路,输入/输出模块lOB,IOB是FPGA外部封装引脚和内部逻辑间的接口。每个IOB对应一个封装引脚,通过对IOB编程,可将引脚分别定义为输入、输出和双向功能。IOB的简化原理图如图7.4.7所示。图中的Ⅴcc。和ⅤREF引脚与其他IOB共用。IOB中有输人和输出两条信号通路。当I/0引脚用作输出时,内部逻辑信号由@端进人IOB模块,由可编程数据选择器确定是直接送输出缓冲器还是经过D触发器寄存后再送输出缓冲器。输出缓冲器使能控制信号r可以直接控制输出缓冲器,也可以通过触发器TFF后再控制输出缓冲器。当I/0引脚用作输入时,引脚上的输人信号经过输入缓冲器,可以直接由J进人内部逻辑电路,也可以经触发器IFF寄存后由四输人到内部逻辑电路中。没有用到的引脚被预置为高阻态。


可编程延时电路可以控制输入信号进人的时机,保证内部逻辑电路协调工Bank。同一个Bank中Ⅴcc。引脚只能用同一个电压值,VRm也只能用同一个电压值。但不是所有VREF引脚都必须输人一个参考电压,即需要输入的接同一电压值,不需要输入的可以不接参考电压。FPGA的规模不同,每个Bank中Vcc。引脚和VRm引脚的数量也不相同。不同的Bank可以与不同I/0信号传输标准的逻辑电路进行接口。这一特性可以使FPGA工作在由不同工作电源构成的复杂系统中,而FPGA内部逻辑电路则在其所谓的核心电源(Core Powersupply①)下工作。

图7.4.9 spartan-Ⅱ、Virtex系列FPGA中的Bank分布

注:BankO、Bank1、Bank4和Bank5中各包含1个全局时钟输人缓冲器

可编程布线资源,FPGA中有多种布线资源,包括局部布线资源、通用布线资源、I/0布线资源、专用布线资源和全局布线资源等,它们分别承担了不同的连线任务。

局部布线资源,局部布线资源是指进出CLB信号的连线资源,其示意图如图7,4.10所示。其中GRM②为通用布线矩阵。局部布线资源主要包括三部分连接:CLB到GRM之间的连接;CLB的输出到自身输人的高速反馈连接;CLB到水平相邻CLB间的直通快速连接,避免了通过GRM产生的延时。

通用布线区,通用布线区由GRM及其连线构成。GRM是行线资源与列线资源互联的开关矩阵,其结构如图7.4.11所示。通用布线区是FPGA中主要的内连资源。

xilinx公司的FPGA芯片以VccNT标注。

系General Rouung Matnx的缩写,现场可编程闸阵列.

深圳市唯有度科技有限公司http://wydkj.51dzw.com/




热门点击

 

推荐技术资料

单片机版光立方的制作
    N视频: http://v.youku.comN_sh... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式