位置:51电子网 » 技术资料 » 接口电路

PIC16C62A-04E/SO锁存器构成的触发器

发布时间:2019/10/26 12:13:56 访问次数:773

PIC16C62A-04E/SO限定符号标注在逻辑单元图形符号的方框中,用以表明该单元的逻辑功能,或者是输入或输出的物理特性以及逻辑特性.限定符号大体可以分为总限定符号,以及与输入,输出有关的限定符号等.

总限定符号用来表示逻辑单元总的逻辑功能.在这里的逻辑功能是指符号及其所表达的逻辑功能关系。表C.2.1所示为部分部限定符号及其所表达的逻辑功能.

锁存器构成的触发器则是一种对脉冲边沿敏感的存储电路,它们只有在作为触

发信号的时钟脉冲上升沿或下降沿的变化瞬间才能改变状态。

基本SR锁存器,将图5.1.2中双稳态电路的非门替换为或非门,则构成图5.2,1(a)所示的基本SR锁存器①。它是―种具有简单功能的双稳态存储电路,图5.2,1(b)所示为其逻辑符号。电路有两个输人端,其中s端称为置位(1)端,R端称为复位端或清零(0)端。按照逻辑图,可以列出输出端Q和口的逻辑表达式

0=R+0           (5.2.1)

0=s+O           (5.2.2)

根据以上两式,可得基本sR锁存器的功能表,如表5.2.1所示。

当s=R=0时,对应表5.2.1的第1行。根据式(5.2.1)和式(5.2.2),

这两个输入信号对两或非门的输出o和回不起作用,电路状态保持不变,功能与图5.1.2的双稳态电路相同,可存储1位二进制数据。

确定锁存器将回到1状态还是0状态。因此,在正常工作时,输人信号应遵守CS、R分别系Set和Reset的字头,分别表示置位和复位的意思。

sR=0的约束条件,也就是说不允许s=R=1。

基本SR锁存器的保持和置0、置1(表5,2,1中前3行)功能,是一个存储单元应具各的最基本的功能,其典型工作波形如图5.2.2所示。

图5.2,1(a)中基本sR锁存器的s、R端输入波形如图5.2,3虚线上边所示,试画出0和Q对应的波形。

解:根据表5.2,1可以画出0和Q端的波形如图5.2.3虚线下边所示。需要注意,虽然图中①、②两处输人信号违反了SR锁存器的约束条件,出现s=R=1使Q=0=0的情况,但是,如果s和R的1电平不同时撤消,此后的输出状态仍然是可以确定的,如图5.2.3中③、④所示。而在⑤处,由于S和R的高电平同时撤消,所以锁存器以后的状态将无法确定,从而失去对它的控制,在实际应用中必须避免出现这种情况。

用6个NMOs管构成的基本sR锁存器电路,其中TI~T3和T4~T6分别构成两个或非门并实现交叉耦合。该电路是7.2.1节所讨论的静态随机存取存储器基本存储单元的原理电路。         

基本SR锁存器也可以用与非门构成,其逻辑原理图和逻辑符号如图5.2.5所示。图5.2.5(a)中的两个与非门是用其等效符号表示的。




PIC16C62A-04E/SO限定符号标注在逻辑单元图形符号的方框中,用以表明该单元的逻辑功能,或者是输入或输出的物理特性以及逻辑特性.限定符号大体可以分为总限定符号,以及与输入,输出有关的限定符号等.

总限定符号用来表示逻辑单元总的逻辑功能.在这里的逻辑功能是指符号及其所表达的逻辑功能关系。表C.2.1所示为部分部限定符号及其所表达的逻辑功能.

锁存器构成的触发器则是一种对脉冲边沿敏感的存储电路,它们只有在作为触

发信号的时钟脉冲上升沿或下降沿的变化瞬间才能改变状态。

基本SR锁存器,将图5.1.2中双稳态电路的非门替换为或非门,则构成图5.2,1(a)所示的基本SR锁存器①。它是―种具有简单功能的双稳态存储电路,图5.2,1(b)所示为其逻辑符号。电路有两个输人端,其中s端称为置位(1)端,R端称为复位端或清零(0)端。按照逻辑图,可以列出输出端Q和口的逻辑表达式

0=R+0           (5.2.1)

0=s+O           (5.2.2)

根据以上两式,可得基本sR锁存器的功能表,如表5.2.1所示。

当s=R=0时,对应表5.2.1的第1行。根据式(5.2.1)和式(5.2.2),

这两个输入信号对两或非门的输出o和回不起作用,电路状态保持不变,功能与图5.1.2的双稳态电路相同,可存储1位二进制数据。

确定锁存器将回到1状态还是0状态。因此,在正常工作时,输人信号应遵守CS、R分别系Set和Reset的字头,分别表示置位和复位的意思。

sR=0的约束条件,也就是说不允许s=R=1。

基本SR锁存器的保持和置0、置1(表5,2,1中前3行)功能,是一个存储单元应具各的最基本的功能,其典型工作波形如图5.2.2所示。

图5.2,1(a)中基本sR锁存器的s、R端输入波形如图5.2,3虚线上边所示,试画出0和Q对应的波形。

解:根据表5.2,1可以画出0和Q端的波形如图5.2.3虚线下边所示。需要注意,虽然图中①、②两处输人信号违反了SR锁存器的约束条件,出现s=R=1使Q=0=0的情况,但是,如果s和R的1电平不同时撤消,此后的输出状态仍然是可以确定的,如图5.2.3中③、④所示。而在⑤处,由于S和R的高电平同时撤消,所以锁存器以后的状态将无法确定,从而失去对它的控制,在实际应用中必须避免出现这种情况。

用6个NMOs管构成的基本sR锁存器电路,其中TI~T3和T4~T6分别构成两个或非门并实现交叉耦合。该电路是7.2.1节所讨论的静态随机存取存储器基本存储单元的原理电路。         

基本SR锁存器也可以用与非门构成,其逻辑原理图和逻辑符号如图5.2.5所示。图5.2.5(a)中的两个与非门是用其等效符号表示的。




热门点击

 

推荐技术资料

耳机放大器
    为了在听音乐时不影响家人,我萌生了做一台耳机放大器的想... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!