DAC121S101CIMM石英晶体振荡器
发布时间:2019/10/19 16:08:18 访问次数:1744
DAC121S101CIMM典型集成电路,的内部逻辑电路如图6,5,24所示 ,它的扭环形计数原理与图 6.5,23(a)相同 ,只是增加了输人控制和输出译码电路 ,其典型的计数波形如图6,5,25所示。由图可见 ,当以CPO作为计数信号时,CP1可作为低电平有效的使能端,CP1=0,则在CPO上升沿触发计数 ;当以CP1作为计数信号时CP.可作为高电平有效使能端 ,CP=1,在 CP1下降沿触发计数。 CR为计数器清零端 ,高电平有效。 05~9输出端可提占空比为÷的进位信号。
电平敏感的锁存器和脉冲边沿敏感的寄存器在数据寄存操作上有何不同?
用D锁存器能否构成移位寄存器或计数器?为什么?
如何用双向移位寄存器实现二进制数据的×2n和/2运算?
同步和异步二进制计数器各有什么特点?在需要高速计数并对计数值译码时应采用哪种计数器?
电子钟表中的石英晶体振荡器一般采用32.768Khz的振荡频率,需要使用多少位二进制计数器分频才能得到周期为1S的秒信号?设计一个能得到分脉冲信号的计数器.
能否用具有同步清零功能的二进制计数器采购反馈清零法来构成N进制计数器?
某电视图像系统中需要五百一十二进制计数器,如何用本节介绍的集成计数器来构成?
DAC121S101CIMM典型集成电路,的内部逻辑电路如图6,5,24所示 ,它的扭环形计数原理与图 6.5,23(a)相同 ,只是增加了输人控制和输出译码电路 ,其典型的计数波形如图6,5,25所示。由图可见 ,当以CPO作为计数信号时,CP1可作为低电平有效的使能端,CP1=0,则在CPO上升沿触发计数 ;当以CP1作为计数信号时CP.可作为高电平有效使能端 ,CP=1,在 CP1下降沿触发计数。 CR为计数器清零端 ,高电平有效。 05~9输出端可提占空比为÷的进位信号。
电平敏感的锁存器和脉冲边沿敏感的寄存器在数据寄存操作上有何不同?
用D锁存器能否构成移位寄存器或计数器?为什么?
如何用双向移位寄存器实现二进制数据的×2n和/2运算?
同步和异步二进制计数器各有什么特点?在需要高速计数并对计数值译码时应采用哪种计数器?
电子钟表中的石英晶体振荡器一般采用32.768Khz的振荡频率,需要使用多少位二进制计数器分频才能得到周期为1S的秒信号?设计一个能得到分脉冲信号的计数器.
能否用具有同步清零功能的二进制计数器采购反馈清零法来构成N进制计数器?
某电视图像系统中需要五百一十二进制计数器,如何用本节介绍的集成计数器来构成?
热门点击
- BS250优先编码器74HC147
- 光纤通信的优点
- 重合器(Recbser)是用于配电网自动化的
- 74435586800 四变量卡诺图
- 通信规约的概念
- 自愈式光纤系统
- NUs系统选线下位机软件设计
- NUGs单相接地故障选线的国外、国内研究现状
- 线路上无功补偿电容器组的自动投切控制
- 线路上无功补偿电容器组的自动投切控制
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]