位置:51电子网 » 技术资料 » D S P

TPS65800RTQRG4四个阳触发器

发布时间:2019/10/18 22:30:01 访问次数:921

TPS65800RTQRG4上述四种操作概述于表6.5.3,此外,在各触发器的输出端QN-l~Q0可以得到Ⅳ位并行数据的输出。

典型集成电路,CMOS4位双向移位寄存器74HC/HCT194即是采用图6,5.6所示的方案实现数据保持、右移、左移、并行输人和并行输出功能的 ,其内部逻辑如图6.5,7所示。不同之处是图6.5.7中采用了四个阳触发器 ,并在1R和1s输

人端之间接人了一个非门。若令触发器1R端的输入变量为D,则1s端的输入为D,将二者分别代入sR触发器的特性方程式(5.4.5),于是+1=s+ROll=D+DOn=D

故图6.5.7中的SR触发器和非门实现了D触发器的功能。而连接在触发器1R

端上的与或非门则实现了数据选择器的功能。其工作原理与图6.5.6所示电路

一致。图6.5.7中,DsR是右移串行数据输人端 ,DsL是左移串行数据输入端,

CR为异步清零输入端。表6.5,4所示是74HC/HCT194的功能表。表6,5.4第1行 表示寄存器异步清零操作 ;第2行为保持状态 ;第3、4行为串行数据右移操作 ;第5、6行为串行数据左移操作;第7行为并行输入数据的同步置人操作。




TPS65800RTQRG4上述四种操作概述于表6.5.3,此外,在各触发器的输出端QN-l~Q0可以得到Ⅳ位并行数据的输出。

典型集成电路,CMOS4位双向移位寄存器74HC/HCT194即是采用图6,5.6所示的方案实现数据保持、右移、左移、并行输人和并行输出功能的 ,其内部逻辑如图6.5,7所示。不同之处是图6.5.7中采用了四个阳触发器 ,并在1R和1s输

人端之间接人了一个非门。若令触发器1R端的输入变量为D,则1s端的输入为D,将二者分别代入sR触发器的特性方程式(5.4.5),于是+1=s+ROll=D+DOn=D

故图6.5.7中的SR触发器和非门实现了D触发器的功能。而连接在触发器1R

端上的与或非门则实现了数据选择器的功能。其工作原理与图6.5.6所示电路

一致。图6.5.7中,DsR是右移串行数据输人端 ,DsL是左移串行数据输入端,

CR为异步清零输入端。表6.5,4所示是74HC/HCT194的功能表。表6,5.4第1行 表示寄存器异步清零操作 ;第2行为保持状态 ;第3、4行为串行数据右移操作 ;第5、6行为串行数据左移操作;第7行为并行输入数据的同步置人操作。




热门点击

 

推荐技术资料

业余条件下PCM2702
    PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!