SMD2920P300TF激励方程组和输出方程组
发布时间:2019/10/17 21:12:45 访问次数:2497
SMD2920P300TF选择触发器类型用小规模集成的触发器芯片设计时序电路时 ,选用逻辑功能较强的JK触发器可能得到较简化的组合电路 。
确定激励方程组和输出方程组
用JK触发器设计时序电路时 ,电路的激励方程需要间接导出。表5.4.2所示的JK触发器特性表提供了在不同现态和输人条件下所对应的的状态图次态。而在时序电路设计时,状态表已列出现态到次态的转换关系,希望推导出触发器的激励条件。所以需将特性表做适当变换,以给定的状态转换为条件,列出所需求的输入信号。这样的表格称为激励表。根据表5.4.2建立的JK触发器激励表如表6.3,4所示。表中的×表示其逻辑值与该行的状态转换无关。
根据图6.3,7和表6.3.4可以列出状态转换真值表及两个触发器所要求的激励信号,如表6,3,5所示c据此,分别画出两个触发器的输人J、Κ和电路输出y的卡诺图,如图6,3.8所示。图中,不使用的状态均以无关项×填人。化简后得到激励方程组和输出方程
J1=Q0A K1=A
J0=A K0=A
y=Q1A
同步时序逻辑电路的设计里采取00→01→11→00的变化顺序,可能会使其中的组合电路相对简单。于是,令c=00,a=01,c=11,得到状态分配后的状态图,如图6.3,7所示。
选择触发器类型,用小规模集成的触发器芯片设计时序电路时,选用逻辑功能较强的JK触发器可能得到较简化的组合电路。
确定激励方程组和输出方程组用JK触发器设计时序电路时,电路的激励.
SMD2920P300TF选择触发器类型用小规模集成的触发器芯片设计时序电路时 ,选用逻辑功能较强的JK触发器可能得到较简化的组合电路 。
确定激励方程组和输出方程组
用JK触发器设计时序电路时 ,电路的激励方程需要间接导出。表5.4.2所示的JK触发器特性表提供了在不同现态和输人条件下所对应的的状态图次态。而在时序电路设计时,状态表已列出现态到次态的转换关系,希望推导出触发器的激励条件。所以需将特性表做适当变换,以给定的状态转换为条件,列出所需求的输入信号。这样的表格称为激励表。根据表5.4.2建立的JK触发器激励表如表6.3,4所示。表中的×表示其逻辑值与该行的状态转换无关。
根据图6.3,7和表6.3.4可以列出状态转换真值表及两个触发器所要求的激励信号,如表6,3,5所示c据此,分别画出两个触发器的输人J、Κ和电路输出y的卡诺图,如图6,3.8所示。图中,不使用的状态均以无关项×填人。化简后得到激励方程组和输出方程
J1=Q0A K1=A
J0=A K0=A
y=Q1A
同步时序逻辑电路的设计里采取00→01→11→00的变化顺序,可能会使其中的组合电路相对简单。于是,令c=00,a=01,c=11,得到状态分配后的状态图,如图6.3,7所示。
选择触发器类型,用小规模集成的触发器芯片设计时序电路时,选用逻辑功能较强的JK触发器可能得到较简化的组合电路。
确定激励方程组和输出方程组用JK触发器设计时序电路时,电路的激励.