NS4215 3线编码器的应用
发布时间:2019/10/12 23:04:05 访问次数:2680
NS4215Cs的功能是,当EJ为1,且至少有一个输人端有高电平信号输人时,Cs为1,表明编码器处于工作状态,否则Cs为0,由此可以区分当电路所有输人端均无高电平输入,或者只有几输入端有高电平时,蚝yl‰均为000的情况。
功能表中用1和0分别表示高、低电平,推导出各输出端的逻辑表达式。
y2=EII7I6I5I4 (4.4.1)
y1=EII7I6(I5+I4+I3)(I5+I4+I2)
yl=EII7(I6+I5)(I6+I4+I3)(I6+I4+I2+Il)
EO=EI(I7I6I5I4I3I2I1IO)
EO=EI+I7+I6+I5+I4+I3+I2+I1+Io
Gs=EI+EI(I7I6I5I4I3I2I1I0)
Gs=EI.I7I6I5I4I3I2I1I0 (4・4・5)
由式(4.4,1)~式(4.4,5)画出逻辑图,如图4.4.4(a)所示,CD4532的逻辑符号和引脚图分别如图4.4.4(b)和图4.4.4(c)所示。集成芯片引脚的这种排列方式称为双列直插式封装。下面通过举例说明8线一3线编码器的应用。
例4.4.2 用两片CD4532组成16线一4线优先编码器,其逻辑图如图4.4.5所示,试分析其工作原理。
解:根据CD4532的功能表,对逻辑图进行分析得出:
①当刀1=0时,片(1)禁止编码,其输出端蚝yl yO为000,而且Cs1、E91均为0。同时E91使E凡=0,片(0)也禁止编码,其输出端及CsO、Eo0均为0。由电路图可知Cs=Cs。+Csl=0,表示此时整个电路的代码输出端Z3L2L1乙。=0000是非编码输出。
②当Er1=1时,片(1)允许编码,若A15~A:均无有效电平输人,则EO1=1,使Er。=1,从而允许片(0)编码,因此片(1)的优先级高于片(0)。
此时由于A15≈A:没有有效电平输入时,片(1)的输出均为0~使4个或门
功能表中用高、低电平表示.叙述时采用正逻牡体制,HI和0分别表示高、低电平。
NS4215Cs的功能是,当EJ为1,且至少有一个输人端有高电平信号输人时,Cs为1,表明编码器处于工作状态,否则Cs为0,由此可以区分当电路所有输人端均无高电平输入,或者只有几输入端有高电平时,蚝yl‰均为000的情况。
功能表中用1和0分别表示高、低电平,推导出各输出端的逻辑表达式。
y2=EII7I6I5I4 (4.4.1)
y1=EII7I6(I5+I4+I3)(I5+I4+I2)
yl=EII7(I6+I5)(I6+I4+I3)(I6+I4+I2+Il)
EO=EI(I7I6I5I4I3I2I1IO)
EO=EI+I7+I6+I5+I4+I3+I2+I1+Io
Gs=EI+EI(I7I6I5I4I3I2I1I0)
Gs=EI.I7I6I5I4I3I2I1I0 (4・4・5)
由式(4.4,1)~式(4.4,5)画出逻辑图,如图4.4.4(a)所示,CD4532的逻辑符号和引脚图分别如图4.4.4(b)和图4.4.4(c)所示。集成芯片引脚的这种排列方式称为双列直插式封装。下面通过举例说明8线一3线编码器的应用。
例4.4.2 用两片CD4532组成16线一4线优先编码器,其逻辑图如图4.4.5所示,试分析其工作原理。
解:根据CD4532的功能表,对逻辑图进行分析得出:
①当刀1=0时,片(1)禁止编码,其输出端蚝yl yO为000,而且Cs1、E91均为0。同时E91使E凡=0,片(0)也禁止编码,其输出端及CsO、Eo0均为0。由电路图可知Cs=Cs。+Csl=0,表示此时整个电路的代码输出端Z3L2L1乙。=0000是非编码输出。
②当Er1=1时,片(1)允许编码,若A15~A:均无有效电平输人,则EO1=1,使Er。=1,从而允许片(0)编码,因此片(1)的优先级高于片(0)。
此时由于A15≈A:没有有效电平输入时,片(1)的输出均为0~使4个或门
功能表中用高、低电平表示.叙述时采用正逻牡体制,HI和0分别表示高、低电平。
上一篇:TW9919 集成电路编码器