位置:51电子网 » 技术资料 » EDA/PLD

LM4890MM-X 门电路与负载之间的匹配

发布时间:2019/10/12 17:56:07 访问次数:2148

LM4890MM-X如果要求请求信号RE和允许信号A乙均为高电平有效,而芯片IC的使能端EⅣ仍为低有效,可以采用如图3.5.7(a)所示的控制电路。G2门可以看成是输人为高电平有效,输出为低电平有效的与门,用一片包含4个2输入的与非门74HCT00实现。

如果要求请求信号RE和允许信号Al均为低电平有效,而芯片IC的使能端EⅣ为高电平有效,则采用如图3.5.7(b)所示的控制电路。G2门可以看成是输人为低电平有效,输出为高电平有效的与门。根据图3.5,2可知,G2门是或非门的等效符号,可以用或非门74HCT02实现。

同理,如果要求请求信号RE和允许信号AL均为高电平有效,芯片IC的使能信号也为高电平有效,则采用如图3.5.7(c)所示的控制电路。G2门为输人、输出均是高电平有效的与门,用与门74HCT08实现。

列出正逻辑体系或非门和负逻辑体系与非门的真值表,并说明两者的等效关系。

为什么说逻辑符号及其等效符号不是正负逻辑关系?

对于小圆圈在输人端或者是输出端的非门,其逻辑运算结果是否相同,所表达的含义是否相同?

以上讨论了几种逻辑门电路,重点讨论了CMOs和TTL两种电路。在具体的应用中,可以根据传输延迟时间、功耗、噪声容限、带负载能力等要求来选择器件。有时需要将两种逻辑系列的器件混合使用,因此就出现了不同逻辑门电路之间的接口问题,以及门电路与负载之间的匹配等问题。下面对几个实际问题进行讨论。

各种门电路之间的接口问题

在数字电路或系统的设计中,往往由于工作速度或者功耗指标的要求,需要将多种逻辑器件混合使用,例如,同时使用CMOs和TTL两种器件。由于不同逻辑器件的电压和电流参数各不相同,因而需要采用接口电路,一般需要考虑以下因素:

第一是逻辑门电路的扇出问题,即驱动器件必须能对负载器件提供足够的灌电流或者拉电流。

灌电流情况下应满足:  iol(max)≥JIL(total)          (3・6・1)

拉电流情况下应满足:  ioh(max)≥rm(total)          (3.6.2)

第二是逻辑电平兼容性问题,驱动器件的输出电压必须满足负载器件所要求的高电平或者低电平输入电压的范围。即

voh(min)≥vIn(min)           (3.6.3)

vol(max)≤vIL(max)         (⒊6.4)

其余如噪声容限、输入和输出电容以及开关速度等参数在某些设计中也必须予以考虑。下面分别就5V供电电压的CMOs电路与TTL电路,以及不同供电电压的逻辑电路之间的接口问题进行讨论。





LM4890MM-X如果要求请求信号RE和允许信号A乙均为高电平有效,而芯片IC的使能端EⅣ仍为低有效,可以采用如图3.5.7(a)所示的控制电路。G2门可以看成是输人为高电平有效,输出为低电平有效的与门,用一片包含4个2输入的与非门74HCT00实现。

如果要求请求信号RE和允许信号Al均为低电平有效,而芯片IC的使能端EⅣ为高电平有效,则采用如图3.5.7(b)所示的控制电路。G2门可以看成是输人为低电平有效,输出为高电平有效的与门。根据图3.5,2可知,G2门是或非门的等效符号,可以用或非门74HCT02实现。

同理,如果要求请求信号RE和允许信号AL均为高电平有效,芯片IC的使能信号也为高电平有效,则采用如图3.5.7(c)所示的控制电路。G2门为输人、输出均是高电平有效的与门,用与门74HCT08实现。

列出正逻辑体系或非门和负逻辑体系与非门的真值表,并说明两者的等效关系。

为什么说逻辑符号及其等效符号不是正负逻辑关系?

对于小圆圈在输人端或者是输出端的非门,其逻辑运算结果是否相同,所表达的含义是否相同?

以上讨论了几种逻辑门电路,重点讨论了CMOs和TTL两种电路。在具体的应用中,可以根据传输延迟时间、功耗、噪声容限、带负载能力等要求来选择器件。有时需要将两种逻辑系列的器件混合使用,因此就出现了不同逻辑门电路之间的接口问题,以及门电路与负载之间的匹配等问题。下面对几个实际问题进行讨论。

各种门电路之间的接口问题

在数字电路或系统的设计中,往往由于工作速度或者功耗指标的要求,需要将多种逻辑器件混合使用,例如,同时使用CMOs和TTL两种器件。由于不同逻辑器件的电压和电流参数各不相同,因而需要采用接口电路,一般需要考虑以下因素:

第一是逻辑门电路的扇出问题,即驱动器件必须能对负载器件提供足够的灌电流或者拉电流。

灌电流情况下应满足:  iol(max)≥JIL(total)          (3・6・1)

拉电流情况下应满足:  ioh(max)≥rm(total)          (3.6.2)

第二是逻辑电平兼容性问题,驱动器件的输出电压必须满足负载器件所要求的高电平或者低电平输入电压的范围。即

voh(min)≥vIn(min)           (3.6.3)

vol(max)≤vIL(max)         (⒊6.4)

其余如噪声容限、输入和输出电容以及开关速度等参数在某些设计中也必须予以考虑。下面分别就5V供电电压的CMOs电路与TTL电路,以及不同供电电压的逻辑电路之间的接口问题进行讨论。





热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式