79107-7265 P沟道增强型MOS管
发布时间:2019/10/10 21:56:22 访问次数:2899
79107-7265图3.1.13所示为2输入端CMOS与非门电路,其中包括两个串联的N沟道增强型MOs管和两个并联的P沟道增强型MOs管。每个输入端连到一个N沟道和一个P沟道MOs管的栅极。当输人端A、B只要有一个为低电平时,就会使与它相连的NMOS管截止,与它相连的PMOs管导通,输出为高电平;仅当A、B全为高电平时,才会使两个串联的NMOs管都导通,使两个并联的PMOs管都截止,输出为低电平。
因此,这种电路具有与非的逻辑功能,即
L=A・B
N个输入端的与非门必须有几个NMOs管串联和n个PMOS管并联。
或非门电路,图3.1.14所示是2输人端CMOs或非门电路。其中包括两个并联的N沟道增强型MOS管和两个串联的P沟道增强型MOS管。
当输入端⒕、B中只要有一个为高电平时,就会使与它相连的NMOS管导通,与它相连的PMOS管截止,输出为低电平;仅当A、B全为低电平时,两个并联NMOs管都截止,两个串联的PMOs管都导通,输出为高电平。
因此,这种电路具有或非的逻辑功能,其逻辑表达式为
L=A+B
显然,屁个输人端的或非门必须有n个NMOs管并联和乃个PMOS管串联。
从以上CMOS与非门和或非门电路可知,当输入端的数目越多,则串联的管子也越多。若串联的管子全部导通时,其总的导通电阻会增加,以致影响输出电平,使与非门的低电平升高;而使或非门的高电平降低。因此CMOs逻辑门电路的输人端不宜过多,并且在CMOS电路的输人和输出端增加缓冲电路,即CMOs反相器,以规范电路的输入和输出逻辑电平。
79107-7265图3.1.13所示为2输入端CMOS与非门电路,其中包括两个串联的N沟道增强型MOs管和两个并联的P沟道增强型MOs管。每个输入端连到一个N沟道和一个P沟道MOs管的栅极。当输人端A、B只要有一个为低电平时,就会使与它相连的NMOS管截止,与它相连的PMOs管导通,输出为高电平;仅当A、B全为高电平时,才会使两个串联的NMOs管都导通,使两个并联的PMOs管都截止,输出为低电平。
因此,这种电路具有与非的逻辑功能,即
L=A・B
N个输入端的与非门必须有几个NMOs管串联和n个PMOS管并联。
或非门电路,图3.1.14所示是2输人端CMOs或非门电路。其中包括两个并联的N沟道增强型MOS管和两个串联的P沟道增强型MOS管。
当输入端⒕、B中只要有一个为高电平时,就会使与它相连的NMOS管导通,与它相连的PMOS管截止,输出为低电平;仅当A、B全为低电平时,两个并联NMOs管都截止,两个串联的PMOs管都导通,输出为高电平。
因此,这种电路具有或非的逻辑功能,其逻辑表达式为
L=A+B
显然,屁个输人端的或非门必须有n个NMOs管并联和乃个PMOS管串联。
从以上CMOS与非门和或非门电路可知,当输入端的数目越多,则串联的管子也越多。若串联的管子全部导通时,其总的导通电阻会增加,以致影响输出电平,使与非门的低电平升高;而使或非门的高电平降低。因此CMOs逻辑门电路的输人端不宜过多,并且在CMOS电路的输人和输出端增加缓冲电路,即CMOs反相器,以规范电路的输入和输出逻辑电平。