8619440门电路的扇出数
发布时间:2019/10/10 20:48:31 访问次数:2835
8619440延时一功耗积,理想的数字电路或系统,要求它既速度高,同时功耗叉低。在工程实践中,要实现这种理想情况是较难的c高速数字电路往往需要付出较大的功耗为代价。一种综合性的指标称为延时一功耗积,用符号DP表示.单位为Jc焦[耳]),即
DP=rpdPD
式中‰=(rr,1H+、HL)/2.PD为门电路的功耗,一个逻辑门器件的DP的值愈小,表明它的特性愈接于理想情况。图3.1.3所示为用传输延迟时间rpd和功耗pu l
PD综合描述各种逻辑门电路的性能。
扇入数与扇出数,门电路的扇入数取决于它的输人端的个数,例如一个3输入端的与非门,其扇人数ⅣT=3。
门电路的扇出数是指其在正常工作的情况下,所能带同类门电路的最大数目。扇出数的计算则稍复杂些,这时要考虑两种情况,一种是负载电流从驱动门流向外电路,称为拉电流负载;另一种情况是负载电流从外电路流人驱动门,称为灌电流负载,如图3.1.4所示。拉与灌形象地表明了负载的性质。下面分别予以介绍:
拉电流工作情况,图3,1,4(a)所示为拉电流负载的情况,图中左边为驱动门,右边为负载门。当驱动门的输出端为高电平时,将有电流f。H从驱动门拉出而流人负载门,负载门的输入电流为fIⅡ。当负载门的个数增加时,总的拉电流将增加,会引起输出高电压的降低。但不得低于输出高电平的下限值,这就限制了负载门的个数。这样,输出为高电平时的扇出数可表示如下
r。H(驱动门)
ECL
(3.⒈4)
°HˉfIH(负载门)
(2)灌电流工作情况
图3,1.4(b)所示为灌电流负载的情况,当驱动门的输出端为低电平时,
负载电流J。L流人驱动门,它是负载门输入端电流fIL之和。当负载门的个数增
加时,总的灌电流J。L将增加,同时也将引起输出低电压y。L的升高。当输出为
低电平,并且保证不超过输出低电平的上限值时,驱动门所能驱动同类门的个
数由下式决定。
8619440延时一功耗积,理想的数字电路或系统,要求它既速度高,同时功耗叉低。在工程实践中,要实现这种理想情况是较难的c高速数字电路往往需要付出较大的功耗为代价。一种综合性的指标称为延时一功耗积,用符号DP表示.单位为Jc焦[耳]),即
DP=rpdPD
式中‰=(rr,1H+、HL)/2.PD为门电路的功耗,一个逻辑门器件的DP的值愈小,表明它的特性愈接于理想情况。图3.1.3所示为用传输延迟时间rpd和功耗pu l
PD综合描述各种逻辑门电路的性能。
扇入数与扇出数,门电路的扇入数取决于它的输人端的个数,例如一个3输入端的与非门,其扇人数ⅣT=3。
门电路的扇出数是指其在正常工作的情况下,所能带同类门电路的最大数目。扇出数的计算则稍复杂些,这时要考虑两种情况,一种是负载电流从驱动门流向外电路,称为拉电流负载;另一种情况是负载电流从外电路流人驱动门,称为灌电流负载,如图3.1.4所示。拉与灌形象地表明了负载的性质。下面分别予以介绍:
拉电流工作情况,图3,1,4(a)所示为拉电流负载的情况,图中左边为驱动门,右边为负载门。当驱动门的输出端为高电平时,将有电流f。H从驱动门拉出而流人负载门,负载门的输入电流为fIⅡ。当负载门的个数增加时,总的拉电流将增加,会引起输出高电压的降低。但不得低于输出高电平的下限值,这就限制了负载门的个数。这样,输出为高电平时的扇出数可表示如下
r。H(驱动门)
ECL
(3.⒈4)
°HˉfIH(负载门)
(2)灌电流工作情况
图3,1.4(b)所示为灌电流负载的情况,当驱动门的输出端为低电平时,
负载电流J。L流人驱动门,它是负载门输入端电流fIL之和。当负载门的个数增
加时,总的灌电流J。L将增加,同时也将引起输出低电压y。L的升高。当输出为
低电平,并且保证不超过输出低电平的上限值时,驱动门所能驱动同类门的个
数由下式决定。