位置:51电子网 » 技术资料 » EDA/PLD

在数字存储示波器中,一般采用电路简单

发布时间:2019/8/4 17:49:51 访问次数:1787

   随机存储器

   在数字存储示波器中,一般采用电路简单,使用方便的静态RAM作为存储器。ST16C554DCQ存储器的主要指标为存储容量和读写时间,通常选用存储容量大、读写时间快、耗电小的RAM。为获取存储器的读写时间应与凡/D转换速率相适应,应选择快速RAM;参考存储器用来存储已存入存储器的内容,应选择速度慢的CMOS存储器,同样可以实现关机后存储信号的功能。

   各种RAM的读写时间见表6.3.1。

   图6.3.7为存储器工作原理图。它有一组地址线(WO~W9、RO~R9),-组数据线(DO~D7),一个片选控制信号(Cs)和一根读写控制线R/币。当R/W为“0”日寸,将数据写人存储器,当R/W为“1”时,从存储器中读出数据。但要注意,必须使地址线上信号稳定后才能进行存储器读写操作。

   

    图6,3.7 存储器工作原理图

   Cs是加至地址选择器的控制信号。当CS为“1”时,选择读地址送到存储器;当CS为“0”时,选择写地址送到存储器。加至R/W端的写使能信号WE必须滞后于CS负后沿一段时间,以保证写地址建立稳定后数据才能写入存储器。


   随机存储器

   在数字存储示波器中,一般采用电路简单,使用方便的静态RAM作为存储器。ST16C554DCQ存储器的主要指标为存储容量和读写时间,通常选用存储容量大、读写时间快、耗电小的RAM。为获取存储器的读写时间应与凡/D转换速率相适应,应选择快速RAM;参考存储器用来存储已存入存储器的内容,应选择速度慢的CMOS存储器,同样可以实现关机后存储信号的功能。

   各种RAM的读写时间见表6.3.1。

   图6.3.7为存储器工作原理图。它有一组地址线(WO~W9、RO~R9),-组数据线(DO~D7),一个片选控制信号(Cs)和一根读写控制线R/币。当R/W为“0”日寸,将数据写人存储器,当R/W为“1”时,从存储器中读出数据。但要注意,必须使地址线上信号稳定后才能进行存储器读写操作。

   

    图6,3.7 存储器工作原理图

   Cs是加至地址选择器的控制信号。当CS为“1”时,选择读地址送到存储器;当CS为“0”时,选择写地址送到存储器。加至R/W端的写使能信号WE必须滞后于CS负后沿一段时间,以保证写地址建立稳定后数据才能写入存储器。


热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!