卓联新型时钟芯片为宽带应用
发布时间:2007/8/30 0:00:00 访问次数:452
卓联半导体公司(Zarlink)日前推出了两款时钟芯片——ZL30106 DPLL和ZL30416 APLL。它们可为SONET/SDH(同步光纤网络/同步数字系列)和PDH(准同步数字系列)系统提供全面功能集和优良性能。卓联的DPLL(数字PLL)和APLL(模拟PLL)针对从企业到网络核心领域的线路卡应用。
卓联的ZL30106 DPLL具有OC-3抖动冗余度,提供了包括无缝参考切换、参考监测和保持等功能组合。结合 ZL30416 APLL,卓联具有自主产权的DPLL频率综合技术可将低频相位噪声降至最低,从而允许设计人员优化 APLL带宽和获得优越的整体抖动性能及无差错传输。
ZL30106 DPLL可实现SONET/SDH与PDH线路卡的同步。除了具有20psRMS(皮秒,均方根)的业界领先抖动性能外,该芯片还能够将主输入参考和辅助输入参考同步到时钟-同步脉冲对上。该器件可接受三个输入参考,提供一系列输出时钟,可获得0.01ppm(百万分比)的保持频率精度。ZL30106 DPLL提供手动或自动无缝参考切换选择。
ZL30416 APLL为SONET/SDH设备进行抖动衰减和速率转换,专门为满足从OC-3/STM-1直至OC-192/STM-64传输速率的线路卡应用的功能和性能要求而设计。该芯片可产生满足包括OC-192标准在内的Telcordia GR-253-CORE抖动规范的极低抖动输出时钟,同时符合包括STM-64标准在内的G.813选项1和选项2抖动产生要求。
ZL30106和ZL30416芯片现已批量生产。ZL30106 DPLL采用64引脚TQFP(薄型四方扁平)封装,ZL30416 APLL采用64引脚CABGA(芯片球栅阵列)封装。
(转自 国际电子商情)
卓联半导体公司(Zarlink)日前推出了两款时钟芯片——ZL30106 DPLL和ZL30416 APLL。它们可为SONET/SDH(同步光纤网络/同步数字系列)和PDH(准同步数字系列)系统提供全面功能集和优良性能。卓联的DPLL(数字PLL)和APLL(模拟PLL)针对从企业到网络核心领域的线路卡应用。
卓联的ZL30106 DPLL具有OC-3抖动冗余度,提供了包括无缝参考切换、参考监测和保持等功能组合。结合 ZL30416 APLL,卓联具有自主产权的DPLL频率综合技术可将低频相位噪声降至最低,从而允许设计人员优化 APLL带宽和获得优越的整体抖动性能及无差错传输。
ZL30106 DPLL可实现SONET/SDH与PDH线路卡的同步。除了具有20psRMS(皮秒,均方根)的业界领先抖动性能外,该芯片还能够将主输入参考和辅助输入参考同步到时钟-同步脉冲对上。该器件可接受三个输入参考,提供一系列输出时钟,可获得0.01ppm(百万分比)的保持频率精度。ZL30106 DPLL提供手动或自动无缝参考切换选择。
ZL30416 APLL为SONET/SDH设备进行抖动衰减和速率转换,专门为满足从OC-3/STM-1直至OC-192/STM-64传输速率的线路卡应用的功能和性能要求而设计。该芯片可产生满足包括OC-192标准在内的Telcordia GR-253-CORE抖动规范的极低抖动输出时钟,同时符合包括STM-64标准在内的G.813选项1和选项2抖动产生要求。
ZL30106和ZL30416芯片现已批量生产。ZL30106 DPLL采用64引脚TQFP(薄型四方扁平)封装,ZL30416 APLL采用64引脚CABGA(芯片球栅阵列)封装。
(转自 国际电子商情)
卓联半导体公司(Zarlink)日前推出了两款时钟芯片——ZL30106 DPLL和ZL30416 APLL。它们可为SONET/SDH(同步光纤网络/同步数字系列)和PDH(准同步数字系列)系统提供全面功能集和优良性能。卓联的DPLL(数字PLL)和APLL(模拟PLL)针对从企业到网络核心领域的线路卡应用。
卓联的ZL30106 DPLL具有OC-3抖动冗余度,提供了包括无缝参考切换、参考监测和保持等功能组合。结合 ZL30416 APLL,卓联具有自主产权的DPLL频率综合技术可将低频相位噪声降至最低,从而允许设计人员优化 APLL带宽和获得优越的整体抖动性能及无差错传输。
ZL30106 DPLL可实现SONET/SDH与PDH线路卡的同步。除了具有20psRMS(皮秒,均方根)的业界领先抖动性能外,该芯片还能够将主输入参考和辅助输入参考同步到时钟-同步脉冲对上。该器件可接受三个输入参考,提供一系列输出时钟,可获得0.01ppm(百万分比)的保持频率精度。ZL30106 DPLL提供手动或自动无缝参考切换选择。
ZL30416 APLL为SONET/SDH设备进行抖动衰减和速率转换,专门为满足从OC-3/STM-1直至OC-192/STM-64传输速率的线路卡应用的功能和性能要求而设计。该芯片可产生满足包括OC-192标准在内的Telcordia GR-253-CORE抖动规范的极低抖动输出时钟,同时符合包括STM-64标准在内的G.813选项1和选项2抖动产生要求。
ZL30106和ZL30416芯片现已批量生产。ZL30106 DPLL采用64引脚TQFP(薄型四方扁平)封装,ZL30416 APLL采用64引脚CABGA(芯片球栅阵列)封装。
(转自 国际电子商情)
卓联半导体公司(Zarlink)日前推出了两款时钟芯片——ZL30106 DPLL和ZL30416 APLL。它们可为SONET/SDH(同步光纤网络/同步数字系列)和PDH(准同步数字系列)系统提供全面功能集和优良性能。卓联的DPLL(数字PLL)和APLL(模拟PLL)针对从企业到网络核心领域的线路卡应用。
卓联的ZL30106 DPLL具有OC-3抖动冗余度,提供了包括无缝参考切换、参考监测和保持等功能组合。结合 ZL30416 APLL,卓联具有自主产权的DPLL频率综合技术可将低频相位噪声降至最低,从而允许设计人员优化 APLL带宽和获得优越的整体抖动性能及无差错传输。
ZL30106 DPLL可实现SONET/SDH与PDH线路卡的同步。除了具有20psRMS(皮秒,均方根)的业界领先抖动性能外,该芯片还能够将主输入参考和辅助输入参考同步到时钟-同步脉冲对上。该器件可接受三个输入参考,提供一系列输出时钟,可获得0.01ppm(百万分比)的保持频率精度。ZL30106 DPLL提供手动或自动无缝参考切换选择。
ZL30416 APLL为SONET/SDH设备进行抖动衰减和速率转换,专门为满足从OC-3/STM-1直至OC-192/STM-64传输速率的线路卡应用的功能和性能要求而设计。该芯片可产生满足包括OC-192标准在内的Telcordia GR-253-CORE抖动规范的极低抖动输出时钟,同时符合包括STM-64标准在内的G.813选项1和选项2抖动产生要求。
ZL30106和ZL30416芯片现已批量生产。ZL30106 DPLL采用64引脚TQFP(薄型四方扁平)封装,ZL30416 APLL采用64引脚CABGA(芯片球栅阵列)封装。
(转自 国际电子商情)
上一篇:国半导体业是如何崛起的
上一篇:东芝半导体加快中国投资步伐