信号延时和时序错误表现为
发布时间:2019/2/5 16:28:32 访问次数:1340
传输线会对整个电路设计带来以下效应。
(1)反射信号(Renectcd⒊gllal)。MC56F8011VFAE
(2)延时和时序错误(Delay&⒎而吧△ror)。
(3)多次跨越逻辑电平门限错误(几kS诫tch血g)。
(4)过冲与下冲(01e‘hoot/Undershoot)。
(5)串扰(hduced N0∞or⒍osstak)。
(6)电磁辐射(EMI Radi舶c,ll)。
信号延时和时序错误表现为:接收端信号在输人端逻辑电平的高与低门限之间变化时,保持一段时间信号的不跳变。过多的信号延时,可能导致时序错误和器件 功能的混乱。
通常在多个接收端并行工作时会出现问题。电路设计师必须确定最坏情况下的 时间延时,以确保设计的正确性。
信号延时产生的原因:驱动过载,走线过长。
多次跨越逻辑电平门限错误
信号在跳变的过程中可能多次跨越逻辑电平门限从而导致这一类型的错误。多 次跨越逻辑电平门限错误是信号振荡的一种特殊形式,即信号的振荡发生在逻辑电平门限附近,多次跨越逻辑电平门限会导致逻辑功能紊乱。
如果一根高速信号走线没有被正确终结(终端匹配),那么来自于驱动端的信号脉冲在接收端将被反射,从而引发非预期效应,使信号轮廓失真。当失真变形非常显著时可导致多种错误,引起设计失败。同时,失真变形的信号对骚扰的敏感性增加了,也会引起设计失败。如果没有考虑上诉情况,EMI将显著增加,这就不单单会影响自身设计结果,还会造成整个系统的失败。
反射信号产生的主要原因:过长的走线,未被匹配终结的传输线,过量电容或电感及阻抗失配。
传输线会对整个电路设计带来以下效应。
(1)反射信号(Renectcd⒊gllal)。MC56F8011VFAE
(2)延时和时序错误(Delay&⒎而吧△ror)。
(3)多次跨越逻辑电平门限错误(几kS诫tch血g)。
(4)过冲与下冲(01e‘hoot/Undershoot)。
(5)串扰(hduced N0∞or⒍osstak)。
(6)电磁辐射(EMI Radi舶c,ll)。
信号延时和时序错误表现为:接收端信号在输人端逻辑电平的高与低门限之间变化时,保持一段时间信号的不跳变。过多的信号延时,可能导致时序错误和器件 功能的混乱。
通常在多个接收端并行工作时会出现问题。电路设计师必须确定最坏情况下的 时间延时,以确保设计的正确性。
信号延时产生的原因:驱动过载,走线过长。
多次跨越逻辑电平门限错误
信号在跳变的过程中可能多次跨越逻辑电平门限从而导致这一类型的错误。多 次跨越逻辑电平门限错误是信号振荡的一种特殊形式,即信号的振荡发生在逻辑电平门限附近,多次跨越逻辑电平门限会导致逻辑功能紊乱。
如果一根高速信号走线没有被正确终结(终端匹配),那么来自于驱动端的信号脉冲在接收端将被反射,从而引发非预期效应,使信号轮廓失真。当失真变形非常显著时可导致多种错误,引起设计失败。同时,失真变形的信号对骚扰的敏感性增加了,也会引起设计失败。如果没有考虑上诉情况,EMI将显著增加,这就不单单会影响自身设计结果,还会造成整个系统的失败。
反射信号产生的主要原因:过长的走线,未被匹配终结的传输线,过量电容或电感及阻抗失配。